版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、H.264是由ITU-T VCEG和ISO/IEC MPEG聯(lián)合推出的國際視頻編碼標(biāo)準(zhǔn)。和其它視頻標(biāo)準(zhǔn)相比,它采用了一系列新的關(guān)鍵技術(shù),具有較高的視頻編碼壓縮率和網(wǎng)絡(luò)適應(yīng)性,從而在數(shù)字視頻業(yè)務(wù)、網(wǎng)絡(luò)傳輸?shù)戎T多領(lǐng)域被廣泛應(yīng)用。隨著人們對視頻質(zhì)量要求的不斷提高,H.264編解碼的計算復(fù)雜度也大幅提高了,從而難以達到某些領(lǐng)域?qū)崟r應(yīng)用的需求。因此,研究如何提高H.264標(biāo)準(zhǔn)的編解碼效率具有十分重要意義。
本文基于CUDA研究了H.
2、264標(biāo)準(zhǔn)編碼在可編程圖形處理器上的實現(xiàn),借助圖形處理器的強大的并行處理和浮點計算能力加速編碼的各關(guān)鍵模塊處理過程。提出了基于CUDA編程模型的H.264視頻編碼并行框架實現(xiàn)方法。
本文通過對關(guān)鍵模塊的復(fù)雜度分析,考慮關(guān)鍵模塊的數(shù)據(jù)相關(guān)性與可并行性,以充分利用CUDA存儲器資源與并行計算能力為出發(fā)點,分析并完成了幀內(nèi)預(yù)測、幀間預(yù)測、整數(shù)變換及量化、去方塊濾波與熵編碼的CUDA實現(xiàn)。在本文基于CUDA的實現(xiàn)框架中,幀內(nèi)預(yù)測使
3、用原始像素代替重構(gòu)像素來預(yù)測當(dāng)前塊的像素值以便達到塊級之間并行;幀間預(yù)測則通過改進原有的塊內(nèi)并行方法,使用基于宏塊之間的并行實現(xiàn);然后通過優(yōu)化的整數(shù)DCT變換采用宏塊間并行實現(xiàn)對殘差數(shù)據(jù)的變換及量化。最后對量化后的系數(shù)矩陣完成Zigzag排序與熵編碼。
通過對各關(guān)鍵模塊的CUDA實現(xiàn),基本建立起一個基于CUDA的H.264標(biāo)準(zhǔn)并行框架,并基于此框架進行程序?qū)崿F(xiàn)與實驗測試,實驗結(jié)果表明基于CUDA的編碼速度較普通的CPU編碼
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高效視頻編碼算法的CUDA優(yōu)化.pdf
- HEVC視頻編碼算法的CUDA優(yōu)化與應(yīng)用.pdf
- 基于CUDA和OpenCV監(jiān)控視頻標(biāo)記的算法優(yōu)化及實現(xiàn).pdf
- 基于DaVinci技術(shù)的視頻編碼系統(tǒng)實現(xiàn).pdf
- 基于3D-DCT的視頻編碼實現(xiàn).pdf
- 基于VLSI實現(xiàn)的視頻編碼關(guān)鍵算法研究.pdf
- 基于cuda的h.264視頻解碼算法的研究與實現(xiàn)
- 基于DSP的視頻編碼算法的研究和實現(xiàn).pdf
- 基于h.263的視頻編碼的研究及軟件編碼實現(xiàn)
- AVS視頻編碼中熵編碼的FPGA實現(xiàn).pdf
- 基于CUDA的Hough變換并行實現(xiàn).pdf
- 基于cuda的h.264編碼幀間預(yù)測算法的研究與實現(xiàn)
- 基于DCT頻域的AVS視頻分級編碼的實現(xiàn).pdf
- 基于專用DSP的視頻編碼算法的研究與實現(xiàn).pdf
- 基于DSP處理平臺的低碼率視頻編碼的實現(xiàn).pdf
- 基于FPGA的DNxHD視頻編碼系統(tǒng)的研究與實現(xiàn).pdf
- 基于CUDA的視頻圖像文字檢測與去除研究.pdf
- 基于網(wǎng)絡(luò)編碼的視頻組播研究與實現(xiàn).pdf
- 基于HEVC的高效視頻編碼算法設(shè)計與實現(xiàn).pdf
- 基于DSP的低碼率視頻編碼研究與實現(xiàn).pdf
評論
0/150
提交評論