基于FPGA實時DVI視頻信號融合技術(shù).pdf_第1頁
已閱讀1頁,還剩82頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著大規(guī)模集成電路和微電子工藝的發(fā)展,數(shù)字圖像處理技術(shù)在生活和軍事領(lǐng)域運用越來越廣泛,許多國內(nèi)外IC公司出產(chǎn)了具有特殊用途的圖像處理芯片。然而,在許多特定應(yīng)用領(lǐng)域,還沒有能夠設(shè)計出具有專用功能的芯片,因此需要采用其他方式實現(xiàn)所需要的功能。本文提出了一種基于 FPGA為核心處理芯片的實時圖像處理架構(gòu),實現(xiàn)了兩路高清DVI視頻信號實時融合。該兩路視頻信號經(jīng)過TI公司的DVI解碼芯片將TMDS信號轉(zhuǎn)化為RGB信號,然后利用ALTERA公司的E

2、P3C15F484C6芯片完成圖像的實時預(yù)處理以及融合,最后將信號輸出到DVI編碼芯片或者D/A轉(zhuǎn)化芯片,實現(xiàn)數(shù)字信號DVI輸出或者模擬信號VGA輸出。本設(shè)計的研究重點包括:
  (1)設(shè)計了用于DVI視頻信號融合系統(tǒng)的硬件電路。該電路包括了DVI解碼電路,DVI編碼電路,D/A轉(zhuǎn)換電路,UART通信電路,F(xiàn)PGA及存儲電路等。設(shè)計電路過程中,針對高頻信號之間的干擾,重點介紹了布局布線注意事項,以及供電系統(tǒng)如何處理等。
  

3、(2)設(shè)計出該系統(tǒng)外圍電路對應(yīng)的 Verilog程序以及上位機調(diào)試程序。包括VGA控制器模塊,分辨率識別模塊,視頻極性判斷模塊,串口通信模塊,SDRAM控制器模塊等。
 ?。?)重點分析了在視頻融合系統(tǒng)中應(yīng)用到的實時圖像處理算法。包括圖像平面相對移動算法,圖像插值放大算法,圖像對比度調(diào)節(jié)算法,兩路視頻實時融合算法等。針對這些算法給出了Matlab仿真圖,Modelsim時序仿真圖,以及最后硬件測試圖。
  該系統(tǒng)能夠?qū)崿F(xiàn)的最

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論