視頻信號(hào)處理芯片驗(yàn)證平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩62頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、視頻信號(hào)處理芯片解決了視頻輸入源同目標(biāo)顯示設(shè)備之間的制式匹配問(wèn)題,已成為各類顯示設(shè)備中不可或缺的關(guān)鍵芯片。本文詳細(xì)介紹了基于FPGA實(shí)現(xiàn)的視頻信號(hào)處理芯片驗(yàn)證平臺(tái)的設(shè)計(jì)過(guò)程。該平臺(tái)主要具有兩個(gè)功能,一是作為驗(yàn)證平臺(tái)來(lái)測(cè)試我們自主研發(fā)的視頻信號(hào)處理芯片的功能正確性;二是作為基于FPGA實(shí)現(xiàn)的液晶電視顯示系統(tǒng)解決方案。 驗(yàn)證平臺(tái)總體設(shè)計(jì)方案以包含視頻算法的FPGA為核心。首先模擬視頻信號(hào)經(jīng)過(guò)視頻解碼處理生成標(biāo)準(zhǔn)格式的數(shù)字視頻信號(hào)輸出

2、到FPGA,經(jīng)過(guò)FPGA去隔行、尺寸縮放、幀頻提升等算法模塊處理后輸出24位的RGB信號(hào),接著顯示控制芯片把FPGA輸出的RGB信號(hào)轉(zhuǎn)換成液晶面板要求的圖像顯示格式,最后通過(guò)LVDS接口器件輸出到液晶面板實(shí)現(xiàn)圖像顯示,MCU作為整個(gè)系統(tǒng)的控制模塊負(fù)責(zé)給相關(guān)寄存器進(jìn)行配值。 在文中重點(diǎn)論述了整個(gè)驗(yàn)證平臺(tái)硬件部分的設(shè)計(jì)及調(diào)試驗(yàn)證過(guò)程。在設(shè)計(jì)部分詳細(xì)論述了電路設(shè)計(jì)的原理及高性能PCB的設(shè)計(jì)方法,在調(diào)試驗(yàn)證部分詳細(xì)論述了測(cè)試方法、測(cè)試步

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論