2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、1一、一、555555時基集成電路時基集成電路555時基電路是一種應(yīng)用很廣泛的集成電路,它將模擬電路與數(shù)字電路巧妙地結(jié)合在一起,具有可以靈活使用的引出端,并且輸出端具有比較強的帶動負載的能力,555時基集成電路的電源電壓適應(yīng)范圍較廣,約為3—18V。其最大輸出流為:工作電壓等于15V時可達200mA,可直接驅(qū)動繼電器、可控硅等常用的控制元器件。常見的555時基集成電路有NE555、LM555、5G1555等等。還有一種556的集成電路芯

2、片,其內(nèi)部是由兩個獨立的555電路封裝在一起,可作為兩塊555電路單獨使用?!?】【1】、555555時基集成電路的內(nèi)部電路結(jié)構(gòu)時基集成電路的內(nèi)部電路結(jié)構(gòu)其內(nèi)部電路結(jié)構(gòu)包括:一個由三個等值電阻組成的分壓器、兩個比較器、一個基本RS觸發(fā)器、輸出緩沖級和放電回路。555555時基集成電路的內(nèi)部方框圖:時基集成電路的內(nèi)部方框圖:1、電阻分壓器:、電阻分壓器:由3個等值的電阻R1、R2和R3串聯(lián)后,兩端分別接到VDD和VSS,作用是將VDD分壓

3、成為:U1=VDD和U2=VDD32312、兩個比較器兩個比較器N1N1和N2N2:(1)、N1的正相輸入端,作為555電路的TH(閾值端、6腳)。N1的反相輸入端,在電路內(nèi)部接到分壓器的U1,作為555電路的CV(控制端、5腳)。N1的輸出端,接到內(nèi)部的RS觸發(fā)器的R(置“1”)端(2)、N2的正相輸入端,在電路內(nèi)部接到分壓器的U2端。(沒有引出端)N2的反相輸入端,作為555電路的(觸發(fā)端、2腳)。TRN2的輸出端,接到內(nèi)部的RS觸

4、發(fā)器的S(置“0”)端(3)、兩個比較器N1和N2的輸入端與輸出端的關(guān)系為:倒相緩沖輸出RSQR2R1R3GDSQ1任任任1任任任2觸發(fā)器放電管12345678VDDVSS任任任任任任任任任任任任N1N2QTHCVTRROUTDISRGDSQ1R1R2R31G41G625648VDD1VSS73(U1)(U2)N1N21G31G21G1任任任2任任任1任任任1G5RS觸發(fā)器RSQRQQDISRTRCVTHOUTTRIG6Q5R4CVol

5、t3THR2DIS1VCC14GND7U1ANE556TRIG8Q9R10CVolt11THR12DIS13U1BNE556....556“雙555時基集成電路”引出腳示意圖3TR2Q3R4CV5TH6DIS7VCC8GND1U555tt23Uout2VDDtt2123VDDUout1RUinUinUout1VDD由555電路構(gòu)成施密特電路波形圖.觸發(fā)器置1,所以置位端SD也是高電平有效。(3)、用與非門構(gòu)成的RS觸發(fā)器和用或非門構(gòu)成的

6、RS觸發(fā)器具有完全相同的邏輯功能,但是它們的觸發(fā)電平不同,前者的觸發(fā)信號為低電平有效,后者的觸發(fā)信號為高電平有效?!?】【2】、555555電路的電路的THTH、CVCV、TRTR輸入端、輸入端、DISDIS放電端與放電端與OUTOUT輸出端的關(guān)系:輸出端的關(guān)系:1、當(dāng)TH輸入端電壓大于23VDD時,比較器N1輸出為1,此時輸入端電壓也大于TR13VDD,比較器N2輸出為0,因此觸發(fā)器輸出端Q=1,結(jié)果是OUT輸出為0,放電管DIS也因

7、Q的輸出為1而導(dǎo)通。2、當(dāng)TH輸入端電壓小于23VDD時,比較器N1輸出為0,此時輸入端電壓大于13TRVDD,比較器N2輸出為0,(因為是N2的反相輸入端),因此Q輸出端為0,放電管TRDIS也因Q的輸出為0而截止。RS觸發(fā)器原來狀態(tài)不變,(即若原來狀態(tài)是Q=1。RS觸發(fā)器狀態(tài)也保持不變)。3、當(dāng)TH輸入端電壓小于23VDD時,比較器N1輸出為0,此時輸入端電壓小于13TRVDD,比較器N2輸出為1,因此Q輸出端為0,,結(jié)果是OUT輸

8、出為1,放電管DIS也因Q的輸出為0而截止。4、第1腳是接地端、第8腳是電源輸入端、第5腳是CV控制端,如果外接一個電壓,則可以改變觸發(fā)電壓的閾值,不使用它的時候,可將其懸空或者經(jīng)一個0.01u的電容接地。其余引腳的功能可參考《功能表》。555時基集成電路一般應(yīng)用可歸納為:單穩(wěn)態(tài)觸發(fā)器、雙穩(wěn)態(tài)觸發(fā)器(多諧振蕩器)和施密特電路。下圖為555電路構(gòu)成施密特電路的原理圖和輸入輸出波形圖:由555555時基集成電路構(gòu)成的施密特電路。時基集成電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論