基于quartusii以及74ls192為核心的簡易數(shù)字時鐘設計_第1頁
已閱讀1頁,還剩8頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、基于 基于 QuartusII 以及 以及 74ls192 為核 為核心的簡易數(shù)字時鐘設計 心的簡易數(shù)字時鐘設計該項目是利用 QuartusII 軟件設計一個數(shù)字鐘,進行試驗設計和仿真調試,實現(xiàn)了計時,校時,校分,保持和整點報時功能,并下載到 FPGA 實驗系統(tǒng)中進行調試和驗證。此外還添加了顯示星期,使得設計的數(shù)字鐘的功能更加完善。關鍵字:QuartusII EDA FPGA 數(shù)字鐘 74ls192 This This experi

2、ment experiment is is to to design design a digital digital clock clock using using QuartusII QuartusII software, software, debugging debugging test test design design and and simulation, simulation, to to achieve ac

3、hieve timing, timing, timing, timing, school school hours, hours, maintain maintain and and the the whole whole point point timekeeping timekeeping function, function, and and download download the the debugging d

4、ebugging and and verification verification of of FPGA FPGA experimental experimental system. system. In In addition addition also also added added that that week, week, making making digital digital clock clock des

5、ign design features features more more perfect. perfect.Keywords: Keywords: QuartusII QuartusII EDA EDA FPGA FPGA 74LS192 74LS192 digital digital clock clock的 50Mhz 的頻率分成電路所需要的頻率來使用;計時電路將與靜、動態(tài)顯示電路相連,將時間與星期顯示在七段數(shù)碼管上,

6、保持電路作用時,系統(tǒng)停止計時并保持時間不變。其原理框圖如圖所示:三、 三、各模塊設計的說明 各模塊設計的說明1.分頻模塊 .分頻模塊我實現(xiàn)分頻的方法是采用多個 74ls192 對 50MHz 的平率進行計數(shù),由于 74ls192 每計十個脈沖從進位輸出一個脈沖,下一個 74ls192計上一個 74ls192 進位端輸出一的個脈開始計,相當于下一個 74ls192計了 100 個脈沖才輸出一個脈沖,下一個計 1000 次才輸出一個脈沖,考

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論