2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩64頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、高速圖像采集與傳輸系統(tǒng)基于FPGA強(qiáng)大的并行數(shù)據(jù)處理能力和千兆以太網(wǎng)的高速性和遠(yuǎn)距離傳輸?shù)奶匦栽O(shè)計而成,它可以實時的對遠(yuǎn)距離的圖像數(shù)據(jù)進(jìn)行采集和傳輸。圖像采集與傳輸系統(tǒng)對于運(yùn)動目標(biāo)的檢測和導(dǎo)航與制導(dǎo)等技術(shù)的發(fā)展具有重要意義。本文的主要研究工作包括:
  1.高速圖像采集與傳輸系統(tǒng)由圖像采集電路板和CMOS圖像傳感器OV5640兩部分構(gòu)成。圖像采集電路板由主控制器EP4CE15F23C8N、DDR2存儲器MT47H64M16、以太網(wǎng)

2、接口控制芯片RTL8211EG和擴(kuò)展口等部分組成。
  2.對系統(tǒng)的圖像采集電路板進(jìn)行了實物的制作。首先對FPGA核心電路、DDR2存儲器電路和Ethernet接口電路以及擴(kuò)展口電路等原理圖進(jìn)行了設(shè)計。然后根據(jù)各個部分外圍電路的連接特點進(jìn)行了整體PCB的設(shè)計,主要包括疊層結(jié)構(gòu)的設(shè)計、布局布線、阻抗計算以及電源平面劃分等方面。最后完成了對電路板的焊接。
  3.對系統(tǒng)的軟件進(jìn)行了設(shè)計和編寫。本次設(shè)計在QuartusⅡ12.1軟

3、件開發(fā)平臺上完成,采用Verilog硬件描述語言對系統(tǒng)的軟件程序進(jìn)行了設(shè)計,主要包括OV5640圖像采集模塊、DDR2圖像存儲模塊、Ethernet圖像傳輸模塊以及時鐘管理模塊的軟件邏輯結(jié)構(gòu)設(shè)計。
  系統(tǒng)工作流程為:CMOS圖像傳感器首先將采集到的圖像數(shù)據(jù)組合為位寬為32位的數(shù)據(jù),然后將數(shù)據(jù)通過乒乓操作的方法存儲到DDR2 SDRAM中,DDR2對圖像數(shù)據(jù)實現(xiàn)緩存,最后通過UDP傳輸協(xié)議將緩存在DDR2中的數(shù)據(jù)傳輸?shù)缴衔粰C(jī)PC。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論