綜合性數(shù)字通信實(shí)驗(yàn)系統(tǒng)的研制.pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、目前高校數(shù)字通信實(shí)驗(yàn)教學(xué)項目內(nèi)容單一,缺乏靈活性,跟不上現(xiàn)代通信技術(shù)的發(fā)展要求.為了適應(yīng)電子通信技術(shù)的發(fā)展,研制了一種高等院校數(shù)字通信專業(yè)課和數(shù)字通信技術(shù)研究用的"綜合數(shù)字通信實(shí)驗(yàn)系統(tǒng)",系統(tǒng)以FPGA芯片為核心,以MAX+plus Ⅱ軟件為平臺,以VHDL語言為工具,實(shí)現(xiàn)了數(shù)字通信技術(shù)的設(shè)計.該文主要內(nèi)容:(1)介紹了數(shù)字通信實(shí)驗(yàn)的硬件系統(tǒng),該實(shí)驗(yàn)系統(tǒng)根據(jù)數(shù)字通信系統(tǒng)模型設(shè)計.電路板分為兩部分:發(fā)信實(shí)驗(yàn)機(jī)和收信實(shí)驗(yàn)機(jī),收、發(fā)之間的信道

2、有模擬信道、數(shù)字信道和光纖信道.各實(shí)驗(yàn)機(jī)均以FPGA芯片為核心,配以其他輔助器件組成.(2)配合《通信原理》教材,設(shè)計了多種數(shù)字通信實(shí)驗(yàn)?zāi)K,實(shí)驗(yàn)內(nèi)容涉及到通信原理的各個章節(jié),設(shè)計結(jié)合VHDL語言特點(diǎn),盡量采用最簡單的方法實(shí)現(xiàn).各模塊可單獨(dú)進(jìn)行原理實(shí)驗(yàn),也可級聯(lián)成系統(tǒng)如:ASK數(shù)字通信實(shí)驗(yàn)系統(tǒng)、FSK數(shù)字通信實(shí)驗(yàn)系統(tǒng)、時分復(fù)用通信實(shí)驗(yàn)系統(tǒng)等.(3)設(shè)計了幾種其他數(shù)字通信應(yīng)用模塊,如DDS、GOLD碼發(fā)生器等.對今后開發(fā)更多的實(shí)驗(yàn)項目,實(shí)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論