GPS導(dǎo)航空時聯(lián)合抗干擾快速算法設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、全球衛(wèi)星導(dǎo)航系統(tǒng)(GPS)衛(wèi)星距離地面較遠(yuǎn),地面接收機收到的功率較小,極易受壓制式干擾而無法正常工作,本文以某四陣元GPS導(dǎo)航抗壓制式干擾接收機課題為背景,開展了空時聯(lián)合自適應(yīng)抗干擾快速實現(xiàn)算法設(shè)計與硬件實現(xiàn)工作。
  首先,本文針對四陣元方陣天線,根據(jù)陣列接收信號模型,完成了GPS衛(wèi)星信號和壓制式干擾的建模;針對GPS衛(wèi)星信號來向未知場景,本文在傳統(tǒng)功率倒置算法基礎(chǔ)上,設(shè)計了一種空時二維抗干擾快速實現(xiàn)算法,算法運算量減小為改進(jìn)前

2、的三分之一;分析了算法的抗干擾性能,評估了時延抽頭數(shù)、采樣快拍數(shù)和干擾來向?qū)λ惴ㄐ阅艿挠绊憽?br>  其次,開展了中頻抗干擾接收機硬件設(shè)計與算法軟件實現(xiàn)工作。完成了基于FPGA+DSP架構(gòu)的中頻抗干擾接收機原理圖設(shè)計、PCB設(shè)計和硬件電路調(diào)試,根據(jù)抗干擾算法架構(gòu),完成了FPGA和DSP信號處理任務(wù)分工,其中FPGA主要完成四通道數(shù)字下變頻、協(xié)方差矩陣估算和波束形成處理,DSP主要完成基于功率倒置快速算法的權(quán)重計算,本文通過對FPGA軟

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論