版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、低密度奇偶校驗(yàn)碼(Low-Density Parity-Check Codes),憑借著逼近Shannon極限的優(yōu)異糾錯(cuò)性能,得到了信道編碼學(xué)術(shù)界的廣泛關(guān)注,并應(yīng)用到了多范圍領(lǐng)域中。低密度奇偶校驗(yàn)碼是一種特殊的線性分組碼,它的特殊性表現(xiàn)在校驗(yàn)矩陣具有的稀疏性,而這一特點(diǎn)正是它能呈現(xiàn)較好性能的根本原因。自LDPC碼被重新認(rèn)識(shí)以來(lái),怎樣構(gòu)造實(shí)用型的好碼,發(fā)展高效率且實(shí)用的LDPC碼編譯碼技術(shù),逐漸成為了學(xué)者研究LDPC碼理論的一個(gè)熱點(diǎn)。QC
2、-LDPC碼使硬件實(shí)現(xiàn)變得較為容易,因此對(duì)準(zhǔn)循環(huán)LDPC碼的研究具有重要的理論價(jià)值和現(xiàn)實(shí)意義。
本文介紹了LDPC碼的基本理論知識(shí)和QC-LDPC碼的特性,對(duì)已有LDPC碼的隨機(jī)構(gòu)造法和結(jié)構(gòu)化構(gòu)造方法進(jìn)行了分析研究。在實(shí)例構(gòu)造中采用了準(zhǔn)循環(huán)構(gòu)造法,對(duì)其中參數(shù)的選擇和限定做了詳盡的闡述,并對(duì)索引矩陣不同參數(shù)組合構(gòu)造出的檢驗(yàn)矩陣的性能做了Matlab仿真,選出了最優(yōu)的參數(shù)組合。然后介紹三種譯碼方法包括BP算法,對(duì)數(shù)域的Log-BP
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 準(zhǔn)循環(huán)LDPC碼編譯碼的FPGA實(shí)現(xiàn).pdf
- 準(zhǔn)循環(huán)LDPC碼的編譯碼算法研究與實(shí)現(xiàn).pdf
- 準(zhǔn)循環(huán)LDPC碼的編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 準(zhǔn)循環(huán)LDPC碼的編譯碼技術(shù)研究與MATLAB仿真.pdf
- 準(zhǔn)循環(huán)特性LDPC碼編譯碼算法研究及硬件實(shí)現(xiàn).pdf
- 多進(jìn)制準(zhǔn)循環(huán)LDPC碼編譯碼算法研究.pdf
- LDPC碼的高效編譯碼實(shí)現(xiàn)技術(shù)研究.pdf
- 具有準(zhǔn)循環(huán)特性的LDPC碼編譯碼算法研究及其硬件實(shí)現(xiàn).pdf
- LDPC碼編譯碼技術(shù)研究.pdf
- 準(zhǔn)循環(huán)LDPC碼的譯碼研究.pdf
- LDPC碼譯碼技術(shù)研究及FPGA實(shí)現(xiàn).pdf
- LDPC碼譯碼研究與FPGA實(shí)現(xiàn).pdf
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼編譯碼算法的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低碼率的QC-LDPC碼編譯碼算法與FPGA實(shí)現(xiàn).pdf
- LDPC編譯碼技術(shù)研究和FPGA設(shè)計(jì).pdf
- Turbo碼與LDPC碼編譯碼的研究.pdf
- 基于fpga的多元ldpc碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn)
- LDPC編譯碼及其FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論