2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著互聯(lián)網(wǎng)逐漸進入大數(shù)據(jù)時代,研究高效高速的串行通訊成為一種必然趨勢。路由器的廣域網(wǎng)接口卡一般都采用基于外圍部件互聯(lián)(Peripheral Component Interconnect, PCI)總線的高速串行通訊控制器進行控制。高級數(shù)據(jù)鏈路控制協(xié)議(High Level Data Link Control,HDLC)是數(shù)據(jù)鏈路層中最常用的協(xié)議,它具有強大的差錯檢測功能和高可靠、高效率、透明傳輸?shù)奶攸c,能應用于任何面向比特的高速數(shù)據(jù)傳輸

2、系統(tǒng)中。因此,本文采用HDLC協(xié)議控制器處理串行通訊中的數(shù)據(jù),保證了數(shù)據(jù)的正確傳輸。
  本文在分析PCI總線與HDLC協(xié)議的基礎(chǔ)上,設(shè)計了一種基于PCI總線的串行通訊控制器,描述了HDLC控制器與PCI總線進行通信的接口信號。設(shè)計分為發(fā)送和接收兩個模塊,兩大模塊的工作互不干擾,分別由各自的控制器加以控制。HDLC發(fā)送器包括并串移位寄存器、幀校驗序列(Frame Check Sequence,F(xiàn)CS)發(fā)生器、零插入、標志停止字的產(chǎn)

3、生以及發(fā)送控制等模塊,HDLC接收器包括標志停止字檢測、零檢測、FCS校驗器、串并轉(zhuǎn)換、接收控制等模塊。其中,F(xiàn)CS校驗部分采用循環(huán)冗余校驗(Cyclic Redundancy Check,CRC),以保證數(shù)據(jù)傳輸?shù)恼_性和完整性。通過對發(fā)送和接收控制模塊的重點描述,說明了系統(tǒng)中數(shù)據(jù)發(fā)送和接收處理的詳細過程。采用Verilog HDL語言進行電路設(shè)計,并且使用Modelsim軟件進行功能仿真。在TSMC90nm工藝下,電路的工作頻率可達

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論