基于DPLL和GPS的同步信號(hào)合成及援時(shí)系統(tǒng)研究.pdf_第1頁
已閱讀1頁,還剩72頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著電子技術(shù),電子產(chǎn)品的發(fā)展,同步時(shí)鐘信號(hào)的應(yīng)用無處不在,尤其是在同步廣播當(dāng)中,同步信號(hào)的要求更為嚴(yán)格。論文以同步廣播激勵(lì)信號(hào)合成為研究背景,提出了一種同步信號(hào)合成以及基于GPS的授時(shí)系統(tǒng)。
   論文首先分析研究了頻率合成技術(shù),以及數(shù)字鎖相環(huán)理論、衛(wèi)星授時(shí)技術(shù)的基本原理等。提出了利用DPLL芯片AD9548直接鎖定秒脈沖完成同步信號(hào)合成,并結(jié)合系統(tǒng)的GPSOEM板完成授時(shí)功能。系統(tǒng)以FPGA為主控芯片,設(shè)計(jì)了FPGA的驅(qū)動(dòng)系統(tǒng)

2、電路,AD9548的系統(tǒng)電路,濾波電路,峰峰值檢測電路等等。
   FPGA解碼GPSOEM板數(shù)據(jù)流提取時(shí)間信息,并通過1PPS對(duì)時(shí)間進(jìn)行同步來完成授時(shí)功能。修正后的時(shí)間顯示在液晶上面。授時(shí)系統(tǒng)設(shè)計(jì)了基于FPGA的UART收發(fā)模塊,NEMA0183數(shù)據(jù)流解碼模塊,時(shí)間時(shí)差修正模塊,液晶驅(qū)動(dòng)模塊等等。
   通過FPGA配置芯片AD9548來實(shí)現(xiàn)同步信號(hào)的合成。設(shè)計(jì)了基于FPGA的AD9548驅(qū)動(dòng)時(shí)序,配置關(guān)鍵寄存器,來鎖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論