2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩69頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、跳碼擴(kuò)頻通信是一種新的擴(kuò)頻通信體制,用來(lái)增強(qiáng)通信的隱蔽性,提高系統(tǒng)抗截獲性能。它是借用跳頻通信的原理對(duì)常規(guī)直擴(kuò)體制的一種擴(kuò)展,兼?zhèn)淞薉SSS與FH擴(kuò)頻的部分優(yōu)點(diǎn),成為軍事通信的一種新的抗干擾手段。
   近年來(lái),隨著微電子技術(shù)和電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的迅速發(fā)展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設(shè)計(jì)方便靈活等特點(diǎn)廣泛應(yīng)用與數(shù)字信號(hào)處理領(lǐng)域。本論文正是采用基于FPGA硬件平臺(tái)實(shí)現(xiàn)了一種跳碼擴(kuò)頻通信基帶系統(tǒng),該系

2、統(tǒng)的實(shí)現(xiàn)涉及擴(kuò)頻通信和有關(guān)的FPGA的相關(guān)知識(shí),以及實(shí)現(xiàn)這些模塊的VHDL,硬件描述語(yǔ)言和QuartusⅡ開(kāi)發(fā)平臺(tái),目標(biāo)是實(shí)現(xiàn)一個(gè)集成度高、靈活性強(qiáng)、并具有較強(qiáng)的數(shù)據(jù)處理能力的跳碼擴(kuò)頻通信基帶系統(tǒng)。
   本文分析了跳碼擴(kuò)頻通信技術(shù)的研究現(xiàn)狀,闡述了跳碼擴(kuò)頻通信的基本原理,討論了跳碼系統(tǒng)的物理模型和數(shù)學(xué)模型、信號(hào)特征、抗干擾性能、反偵察性能等。根據(jù)理論分析設(shè)計(jì)了全數(shù)字跳碼擴(kuò)頻基帶系統(tǒng)的結(jié)構(gòu),完成了跳碼序列(即跳碼圖案)的產(chǎn)生、跳

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論