

已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、數(shù)字信號處理器(DSP)常常需要處理不同精度的運算。低位寬的數(shù)字信號處理器進行高精度運算時,由于需要運算的拆分,速度較慢。而在高位寬的數(shù)字信號處理器中,雖然速度快,但是用在處理低精度運算時,其效能比較低。
本文提出了一種可配置的多核DSP設計方法,根據(jù)計算精度的不同,能夠被配置成4個核獨立運算、每2個核一起或者4個核一起拼接進行運算,在不同精度下都能保證較高的性能。課題首先改進并完成一個16位DSP、1個128位的向量ALU和
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)字信號處理器低功耗數(shù)據(jù)通路的研究.pdf
- 數(shù)字信號處理器中的乘加器設計及其低功耗優(yōu)化.pdf
- 面向多核微處理器的低功耗設計及優(yōu)化.pdf
- 數(shù)字信號處理器的設計研究.pdf
- 高性能、低功耗VLIW結(jié)構(gòu)數(shù)字信號處理器(DSP)的研究:模型、算法與工程實踐.pdf
- 面向無線通信數(shù)字信號處理的微處理器設計.pdf
- 高性能多核處理器的低功耗片上網(wǎng)絡研究.pdf
- 面向數(shù)字信號處理應用的RISC處理器執(zhí)行優(yōu)化.pdf
- 面向電機控制數(shù)字信號處理器設計和測試研究.pdf
- 高性能數(shù)字信號處理器的設計與實現(xiàn).pdf
- 嵌入式數(shù)字信號處理器研究與設計.pdf
- 基于RISC處理器的低功耗設計與研究.pdf
- 基于數(shù)字信號處理器的振動信號預處理研究與實現(xiàn).pdf
- 面向心電信號檢測的低功耗處理器體系結(jié)構(gòu)研究.pdf
- 外文翻譯--數(shù)字信號處理器重新采納多核架構(gòu)
- 數(shù)字信號處理器存儲器系統(tǒng)設計.pdf
- 高速數(shù)字信號處理器及其應用.pdf
- 數(shù)字信號處理器設計與RTL設計自動化.pdf
- 媒體數(shù)字信號處理器模擬器研究與實現(xiàn).pdf
- 媒體數(shù)字信號處理器IP核優(yōu)化設計研究.pdf
評論
0/150
提交評論