2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩110頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著電子科技的發(fā)展,數(shù)據(jù)采集、傳輸能力不斷提高,對實(shí)時性數(shù)據(jù)的存儲要求提出了極大的挑戰(zhàn)。如何在滿足性能要求的前提下設(shè)計(jì)出成本低、容量大、速度快和便攜的高速數(shù)據(jù)存儲系統(tǒng)成為目前的研究熱點(diǎn)。
  本文提出了一種以FPGA為開發(fā)平臺,以PowerPC為控制中心,基于SATA2.0協(xié)議的嵌入式高速數(shù)據(jù)存儲系統(tǒng)設(shè)計(jì)方案。該方案以FPGA集成硬核GTX為高速串行傳輸通道,選用當(dāng)下讀寫速度最快的SSD為存儲載體,采用DDR2 SDRAM作為高速

2、緩存,滿足了系統(tǒng)存儲指標(biāo)要求。
  論文主要工作如下:
  1.由于本設(shè)計(jì)中對高速串行信號傳輸?shù)膰?yán)格要求,本文對VPX規(guī)范進(jìn)行深入研究,結(jié)合整個系統(tǒng)中插件板板間低速控制信號和高速串行信號的傳輸要求,設(shè)計(jì)了符合設(shè)計(jì)要求的VPX背板。
  2.系統(tǒng)的高速串行數(shù)據(jù)傳輸是由FPGA內(nèi)集成的GTX核實(shí)現(xiàn)的。本文對GTX的結(jié)構(gòu)、屬性和實(shí)現(xiàn)原理及相關(guān)編碼技術(shù)進(jìn)行研究。設(shè)計(jì)完成了板間高速數(shù)據(jù)傳輸及內(nèi)部數(shù)據(jù)拼接并通過了測試。
  

3、3.芯片CDCE62005為GTX模塊提供了高性能的參考時鐘,文章對該芯片的原理、配置和設(shè)計(jì)中經(jīng)常遇到的問題,進(jìn)行分析,為高速串行收發(fā)器的穩(wěn)定工作提供保障。
  4. SATA控制器在FPGA中的邏輯實(shí)現(xiàn)是文本的設(shè)計(jì)重點(diǎn)。通過對SATA2.0協(xié)議物理層、鏈路層、傳輸層、應(yīng)用層的研究,完成了各模塊的設(shè)計(jì)工作,并將其封裝成EDK下SATA控制器的IP核。
  5.根據(jù)項(xiàng)目要求,給出嵌入式系統(tǒng)的設(shè)計(jì)方案,結(jié)合XILINX嵌入式開發(fā)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論