基于SOPC技術的HDB3編碼器設計.pdf_第1頁
已閱讀1頁,還剩59頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、HDB3碼作為基帶傳輸信號,因具有無直流分量,低頻分量小,定時信號易于提取,且譯碼簡單等特點而得到廣泛運用。與其它常用的非歸零碼相比,它具有更好的抗干擾性能和較強的檢錯能力,更適合于長距離的信道傳輸。因此對HDB3編碼方法和硬件實現進行研究具有現實意義。
  傳統(tǒng)對編碼器的設計通常都是采用分立元件的方式來完成,但隨著編碼的復雜程度不斷加大,需要更多的分立元件來完成編碼器的設計,這樣就會使得設計的編碼器體積較大,結構較為復雜,功耗較

2、高,對調試及安裝造成一定的困難。
  本設計綜合使用可編程邏輯器件和SOPC技術實現HDB3編碼器的設計。首先,設計使用Verilog語言實現了編碼器模塊的硬件電路設計,并完成了編碼器各模塊編譯和編碼波形仿真及驗證,生成了一個具有HDB3編碼功能的邏輯電路模塊。之后,使用SOPC技術把生成的編碼器模塊與CPU處理器、存儲器,外設IO端口控制電路等硬件系統(tǒng)集成在一個可編程芯片Cyclone II里,通過設定的IO接口,能夠實現對HD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論