形式化驗證技術(shù)在EDA軟件開發(fā)中的應(yīng)用.pdf_第1頁
已閱讀1頁,還剩66頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、形式化驗證技術(shù)起源于20世紀(jì)60年代軟件危機(jī)。直至整個70年代,形式化驗證技術(shù)所針對的一般是轉(zhuǎn)換型程序,即單純進(jìn)行科學(xué)計算、計數(shù)等功能的軟件。形式化驗證的巨大成功首先來自于80年代后期符號模型檢驗(Symbolic ModelChecking)方法的提出和在硬件驗證中的實現(xiàn)。1987年,McMillan在博士論文中,首次將發(fā)表于前一年的二分決策圖(Binary Decision Diagram)技術(shù)應(yīng)用于模型檢驗中,從而大大地緩解了空間

2、爆炸問題。其后的一系列改進(jìn)更增強(qiáng)了對符號模型檢驗技術(shù)的信心。然而,人們很快就發(fā)現(xiàn),對于復(fù)雜系統(tǒng),空間爆炸問題仍是符號模型檢驗技術(shù)難以克服的障礙,這導(dǎo)致了在1999年定界模型檢驗技術(shù)的提出??偟膩碚f,模型檢驗方法在硬件驗證上是成功的,其根本原因是硬件通常有層次性且比較規(guī)整,相比于軟件的復(fù)雜程序結(jié)構(gòu),更易于描述和驗證。
  本文主要介紹形式化驗證技術(shù)在集成電路自動化設(shè)計中的應(yīng)用。首先介紹了形式化驗證技術(shù)的發(fā)展現(xiàn)狀和集成電路自動化設(shè)計流

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論