應用于流水線ADC中的全差分運算放大器.pdf_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、自從上個世紀五十年代集成電路誕生以來,在過去的幾十年中集成電路都以驚人的速度不斷發(fā)展著,經(jīng)歷了理論基礎、電路結構以及制造工藝的巨大變革,如今集成電路已經(jīng)深入應用到人們生活中的方方面面。
   運算放大器最早被設計出來的目的是將電壓類比成數(shù)字,用來進行加、減、乘、除的運算,但是發(fā)展到今天,運算放大器已經(jīng)成為模擬集成電路中應用最廣泛的模塊之一,廣泛應用于各種模擬電路和數(shù)?;旌想娐分小T诎l(fā)展的過程中,運算放大器的設計由開始的通用型轉(zhuǎn)向

2、定制型,針對不同的應用環(huán)境,設計出具有相應特點的運算放大器。論文對高壓擺率的BiCMOS全差分運算放大器的電路結構、性能指標及測試指標進行了討論,并且在傳統(tǒng)運算放大器的電路結構基礎上,針對應用在流水式模數(shù)轉(zhuǎn)換器(Pipeline ADC)中,設計了一種BiCMOS全差分運算放大器,提升了應用環(huán)境中有更高要求的壓擺率、開環(huán)直流增益以及單位增益帶寬等技術指標。
   論文中首先分析了運算放大器的各種指標,并對幾種經(jīng)典的運算放大器結構

3、進行了分析和對比。然后針對電路的應用環(huán)境設計了一種高壓擺率BiCMOS全差分運算放大器。在電路的設計過程中,實現(xiàn)了對折疊式共源共柵全差分運算放大器的開環(huán)直流增益、單位增益帶寬以及壓擺率這幾項性能指標的改善。
   論文中運算放大器的設計是在Cadence軟件環(huán)境下,基于0.6μmBiCMOS工藝模型,使用Specture進行仿真的。該BiCMOS全差分運算放大器在常溫(27攝氏度)、5V電源電壓及典型工藝模型下,開環(huán)直流增益為1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論