版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、在光纖通信系統(tǒng)中,作為終端設(shè)備的光端機(jī)由光發(fā)射模塊、光接收模塊、數(shù)據(jù)接口、用戶線接口和數(shù)字復(fù)接單元等幾部分組成.其中數(shù)字復(fù)接單元用來將若干個低速數(shù)字信號合并成一個高速數(shù)字信號,以達(dá)到擴(kuò)大傳輸容量和提高傳輸速率的目的.目前,數(shù)字復(fù)接體制主要有準(zhǔn)同步數(shù)字體系(Parasynchronous Digital Hierarchy,簡稱PDH)和同步數(shù)字體系(Synchronous Digital Hierarchy,簡稱SDH),從長遠(yuǎn)看,SD
2、H終將取代PDH.但由于PDH復(fù)接系統(tǒng)信道利用率高,設(shè)備簡單,因此,在一些小規(guī)模、小容量的通信網(wǎng)中,仍具有廣泛的市場和應(yīng)用價值.design在數(shù)字復(fù)接系統(tǒng)中,發(fā)送端主要由支路時鐘提取、碼速調(diào)整、復(fù)接三部分組成,接收端主要由定時脈沖形成、分接、碼速恢復(fù)三部分組成.在以往的電路中,PDH復(fù)接系統(tǒng)的許多部分是利用模擬電路實(shí)現(xiàn),這具有一定的局限性<'[1]>:(1)模擬電路難以集成,不利于設(shè)備的小型化;(2)模擬電路的穩(wěn)定性和抗干擾能力差;(3
3、)模擬電路的性能難以滿足需要,例如,在支路時鐘恢復(fù)電路中,模擬鎖相環(huán)難以滿足噪聲抑制要求;(4)模擬電路會增加生產(chǎn)、調(diào)試過程中的難度.本文研究的重點(diǎn)是數(shù)字光端機(jī)芯片中的數(shù)字復(fù)接系統(tǒng)的設(shè)計與實(shí)現(xiàn).歸納起來本文做了以下具體工作:(1)、設(shè)計了一種低成本、具有12路E1接口、采用單片F(xiàn)PGA實(shí)現(xiàn)、通過光纖傳輸?shù)闹行∪萘繑?shù)字復(fù)接系統(tǒng).(2)、芯片內(nèi)置HDB3編解碼器和2Mhz數(shù)字時鐘提取電路.簡化了外圍電路設(shè)計.(3)、設(shè)計實(shí)現(xiàn)了2M數(shù)據(jù)碼速調(diào)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的同步數(shù)字復(fù)接系統(tǒng)的設(shè)計.pdf
- 基于fpga的同步數(shù)字復(fù)接器設(shè)計
- 基于FPGA和PCI的數(shù)字復(fù)分接設(shè)計.pdf
- 基于FPGA的數(shù)字復(fù)接技術(shù)的研究.pdf
- 用FPGA實(shí)現(xiàn)數(shù)字復(fù)接.pdf
- 數(shù)字復(fù)接器的FPGA設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的多路復(fù)接器設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的E1-E2準(zhǔn)同步數(shù)字復(fù)接技術(shù)的研究.pdf
- 基于FPGA的多業(yè)務(wù)數(shù)據(jù)復(fù)分接器的設(shè)計與實(shí)現(xiàn).pdf
- 基于二次復(fù)分接數(shù)字光端機(jī)系統(tǒng)的研究.pdf
- 多業(yè)務(wù)數(shù)字復(fù)接分接技術(shù)的設(shè)計與實(shí)現(xiàn).pdf
- 基于xilinx fpga的數(shù)字系統(tǒng)設(shè)計初步
- 基于fpga的數(shù)字系統(tǒng)設(shè)計-作業(yè)一
- 電力通信數(shù)字復(fù)接器的設(shè)計與實(shí)現(xiàn).pdf
- 波控信號數(shù)字復(fù)接及高速光纖傳輸系統(tǒng)設(shè)計.pdf
- 基于FPGA的數(shù)字集成系統(tǒng)設(shè)計.pdf
- 電力載波機(jī)多路復(fù)接器的FPGA設(shè)計與實(shí)現(xiàn).pdf
- 數(shù)字復(fù)接以及網(wǎng)絡(luò)同步講稿
- 基于FPGA的FSK數(shù)字調(diào)制系統(tǒng)設(shè)計.pdf
- 基于FPGA的NAVTEX數(shù)字下變頻系統(tǒng)設(shè)計.pdf
評論
0/150
提交評論