GPIB接口總線控制芯片的研究與設計.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、GPIB(通用接口總線,General Purpose Interface Bus)是由IEEE 協(xié)會(Institute ofElectrical and Electronic Engineers)規(guī)定的一種ANSI/IEEE-488 標準。
   GPIB為PC機與可編程儀器之間的連接系統(tǒng)定義了電氣、機械、功能和軟件特性。在自動測試領域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優(yōu)勢。
   通過GPIB

2、組建自動測試系統(tǒng)方便且費用低廉。而GPIB控制芯片是自動測試系統(tǒng)中的關鍵芯片。目前,此類芯片只有國外少數(shù)公司生產,不僅價格昂貴,而且購買不便。因此,GPIB接口芯片的國產化、自主化對我國的自動測試產業(yè)具有重大的意義。
   本文通過對IEEE-488協(xié)議的理解與裁減,定義了一款包含具有講者,聽者,控者三個功能的GPIB接口控制規(guī)范。采用標準數(shù)字IC設計流程,對協(xié)議狀態(tài)機化簡后,進行了RTL級的Verilog編碼設計,基于FPGA

3、進行了原型驗證。根據(jù)需要,對芯片的內部進行了時鐘門控處理來降低功耗。采用芯片引腳復用和JTAG測試原理,對芯片內部增加了測試電路,方便了內部狀態(tài)的測試,實現(xiàn)了可測試性設計。該芯片的工作時鐘頻率為8MHz,通過Synopsys的工具DC對源代碼進行了綜合;使用PT對設計進行了靜態(tài)時序分析;采用Cadence公司的Silicon Ensemble對綜合后的網表進行了版圖設計,對芯片內部的電源網絡和時鐘樹做了特殊處理,在國外的某5V 0.5μ

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論