已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著數字信號處理技術的日趨復雜、日益靈活,傳統(tǒng)的硬核和固核的嵌入式硬件平臺已經不能滿足設計的需求,所以性能可定制、功能可裁剪、資源可擴展、便于移植的嵌入式硬件平臺成為了現今研究的熱門。本文設計了一種以FPGA為核心的處理性能可定制、外設功能可裁剪、資源配置可擴展、便于移植的嵌入式核心板,并且對核心板進行了功能驗證。
本研究設計的核心板以一片FPGA為主,片外配置FLASH、SDRAM、SRAM、EPCS和必要的電源電路組成
2、了一個靈活的FPGA最小系統(tǒng),開發(fā)者可以根據不同應用需求在不改變硬件設計的基礎上,使用此核心板完成多種系統(tǒng)級設計。介紹了此核心板涉及的相關技術,對核心板的硬件設計進行了詳細的分析,從器件選型到各個模塊的設計及實現都做了詳盡的介紹。在硬件平臺實現的基礎上,本文還進行了對此核心板的功能驗證設計,包括使用SOPC Buidler定制基于NIOSⅡ的片上可編程系統(tǒng),根據設計需要使用Verilog HDL設計邏輯模塊并對其進行仿真測試,針對SOP
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 視頻信號高速處理硬件平臺系統(tǒng)的設計與實現.pdf
- 高速數字信號處理硬件設計及頻率測量算法的實現.pdf
- 基于DSP和FPGA為核心的通信信號處理硬件平臺設計.pdf
- 基于FPGA實現可擴展高速FFT處理器的研究.pdf
- 基于雷達信號處理硬件系統(tǒng)的高速信號完整性分析.pdf
- 探魚聲吶信號處理子板軟硬件設計.pdf
- 軟件無線電CPCI信號處理板硬件設計與實現.pdf
- 某型雷達信號處理系統(tǒng)高速PCB硬件設計及實現.pdf
- 生命探測雷達信號處理硬件設計.pdf
- 高速并行信號處理板數據接口與控制的FPGA設計.pdf
- 通道可擴展的任意波形信號發(fā)生器設計.pdf
- 基于FPGA的信號處理板高速通信接口研制.pdf
- 水聲通信信號處理硬件平臺設計.pdf
- 視頻后處理芯片中核心算法的硬件實現及芯片的可測試性設計.pdf
- 可配置可擴展媒體處理器設計.pdf
- 通信偵察的高速數字信號處理板研制.pdf
- 高精度數據采集及DSP+FPGA高速信號處理硬件系統(tǒng)設計.pdf
- 浮標水聲信號處理平臺硬件設計.pdf
- 雷達系統(tǒng)的通用信號處理硬件平臺設計.pdf
- 基于CK-core的可擴展硬件模擬平臺研究.pdf
評論
0/150
提交評論