2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著大規(guī)模集成電路設(shè)計和制造技術(shù)的飛速發(fā)展,以Shannon均勻采樣定理為基礎(chǔ)的數(shù)字信號處理技術(shù)得到了飛速發(fā)展和廣泛應(yīng)用,但是,在具體的工程實踐中,Shannon采樣定理也顯現(xiàn)出了它的局限性。本文主要探討了非均勻采樣的基本理論及實現(xiàn),并研制出一套基于FPGA的非均勻采樣系統(tǒng)。
   數(shù)字前端是現(xiàn)在移動終端中最重要的信號處理設(shè)備,降低其對功率和頻率的依賴具有重要的理論和現(xiàn)實意義。本文通過可編程邏輯器件(FPGA)的特有結(jié)構(gòu),設(shè)計了

2、一種簡捷高效的隨機時鐘產(chǎn)生模塊,并利用所產(chǎn)生的隨機時鐘作為數(shù)字前端中模數(shù)轉(zhuǎn)換器(ADC)的工作時鐘頻率,以達到產(chǎn)生不均勻采樣ADC的目的,從而有效地降低ADC或數(shù)字前端的功率消耗。通過仿真實驗結(jié)果表明,本文所設(shè)計的FPGA模塊能夠產(chǎn)生隨機性很好的時鐘信號,而且優(yōu)于現(xiàn)有的設(shè)計方法。同時本文通過實驗發(fā)現(xiàn)隨機性越大的時鐘信號能有效降低數(shù)字前端的功率消耗。
   文章首先是緒論。簡單的介紹了采樣理論及采樣方式;并概述了非均勻采樣的理論及

3、其國內(nèi)外發(fā)展現(xiàn)狀,然后在第二部分詳細介紹了非均勻采樣的基礎(chǔ)理論。在第三部分用MATLAB對均勻采樣和非均勻采樣進行了仿真和頻譜分析,對非均勻采樣的可靠性進行了驗證。第四部分是本文的重點部分。詳細地介紹了整個隨機時鐘發(fā)生模塊的硬件設(shè)計與實現(xiàn),軟件設(shè)計與實現(xiàn)。首先是整個硬件系統(tǒng)的設(shè)計框圖;然后介紹了FPGA與ADC接口的硬件設(shè)計;最后對FPGA進行軟件編制及功能的實現(xiàn),并對ADC在采用隨機時鐘和均勻時鐘時的功率消耗進行對比。最后是本文的結(jié)束

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論