2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩63頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、由于機械原理的原因操作的局限性,傳統(tǒng)的機電一體化式溫徹斯特硬盤在性能提升上已經(jīng)遭遇瓶頸。而基于新型非易失存儲介質(zhì)的固態(tài)硬盤卻擁有著極為寬廣的發(fā)展前景,其潛力不僅表現(xiàn)為它被市場的逐漸接受和它在應(yīng)用領(lǐng)域的普及,更為重要的是其有較大的性能提升空間。
   在對閃存存儲芯片內(nèi)部存儲組織結(jié)構(gòu)以及芯片相關(guān)操作等工作原理進行仔細研究的基礎(chǔ)上,確定閃存控制器要實現(xiàn)的指令集和指令執(zhí)行的時序要求。結(jié)合芯片交錯操作技術(shù)、條帶化技術(shù)和流水線技術(shù)等多通道

2、技術(shù),提出多通道閃存控制器的總線結(jié)構(gòu)。閃存控制器模塊由命令解析模塊、狀態(tài)機控制模塊、采樣機模塊和數(shù)據(jù)通路四大功能模塊來實現(xiàn)。設(shè)計中采用可編程FIFO硬核作為多時鐘域數(shù)據(jù)傳輸?shù)木彺鎱^(qū),利用現(xiàn)場可編程陣列(FPGA)中的輸入輸出塊來實現(xiàn)雙向三態(tài)數(shù)據(jù)傳輸。
   通過功能仿真,糾正設(shè)計中存在的時序問題。邏輯驗證正確后,采用FPGA來實現(xiàn)閃存控制器邏輯。在搭建好的系統(tǒng)級硬件平臺上,將閃存控制器封裝成知識產(chǎn)權(quán)核(IP Core)加載到處理

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論