Vortex—可編程核設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩59頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、ASIC設(shè)計(jì)在近10年取得了飛速發(fā)展.但近來(lái),可能是由于ASIC設(shè)計(jì)對(duì)于大多數(shù)應(yīng)用開發(fā)來(lái)說(shuō)還是很昂貴,這一業(yè)務(wù)開始呈現(xiàn)下滑的跡象.巨額的掩膜費(fèi)用,昂貴的工具花費(fèi)和開發(fā)成本,估計(jì)也只有較大產(chǎn)量的設(shè)計(jì)能夠承受全定制ASIC或標(biāo)準(zhǔn)單元設(shè)計(jì)的解決方案.對(duì)于中小產(chǎn)量的設(shè)計(jì),我們先前常采用基于FPGA的實(shí)現(xiàn).盡管FPGA存在單位成本高、性能有限、集成度低、以及功耗大等諸多不足,但與傳統(tǒng)ASIC設(shè)計(jì)相比,基于FPGA的設(shè)計(jì)可以降低開發(fā)成本.由于FPG

2、A與傳統(tǒng)ASIC之間的差距,一種全新的結(jié)構(gòu)化ASIC應(yīng)運(yùn)而生.結(jié)構(gòu)化ASIC不僅具有與標(biāo)準(zhǔn)單元設(shè)計(jì)相近的性能和集成度,在設(shè)計(jì)周期,開發(fā)成本方面也可與FPGA相比.結(jié)構(gòu)化ASIC使用底層掩膜層實(shí)現(xiàn)一些公用模塊,如邏輯單元、I/O、存儲(chǔ)器、電源布線、時(shí)鐘網(wǎng)絡(luò),甚至IP核.定制邏輯只在不多的掩膜層上進(jìn)行,常用的是上層金屬或高層過(guò)孔.這樣,每一設(shè)計(jì)只需定制較少的掩膜層即可完成.此次項(xiàng)目設(shè)計(jì)的是一個(gè)置入視頻處理器內(nèi)部的結(jié)構(gòu)化ASIC核,名為Vor

3、tex.它具有與FPGA相似的內(nèi)在結(jié)構(gòu):宏單元、可編程I/O、RAM列和可編程布線通道,不同的是它不是現(xiàn)場(chǎng)可編程.Vortex核只利用via4作為可編程掩膜層來(lái)定制金屬4和金屬5上的分段式布線的連接.在核內(nèi),擬計(jì)劃有49 K的可用門和28列RAM模塊.目前,夾在兩個(gè)背靠背的宏單元(Macrocell)列之間的RAM列容量?jī)H為1k(1024)bits.這樣,Vortex核內(nèi)共有28列cell-RAM-cell模塊.宏單元邏輯和RAM列由底

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論