版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著人類社會的發(fā)展,集成電路行業(yè),特別是ASIC和FPGA技術(shù)取得了長足的進(jìn)步,它們在人們的日常生活中的應(yīng)用越來越廣泛。與此同時(shí),隨著人們生活質(zhì)量的提升,人們對視頻質(zhì)量的要求也變得越來越高,由以前的標(biāo)清,到高清,再到超高清,這對視頻編碼技術(shù)提出了更高的要求。因此,利用FPGA強(qiáng)大的并行處理能力來實(shí)現(xiàn)視頻編碼器顯得尤為重要。
AVS是國內(nèi)第一個(gè)擁有自主知識產(chǎn)權(quán)的視頻標(biāo)準(zhǔn)。在同等壓縮性能的條件下,AVS的計(jì)算復(fù)雜度明顯低于目前
2、國際上最先進(jìn)的視頻標(biāo)準(zhǔn)H.264,這是AVS視頻標(biāo)準(zhǔn)的顯著優(yōu)勢。研究基于AVS的視頻編碼器有力的支持了我國自己的視頻標(biāo)準(zhǔn)。同時(shí),由于視頻編解碼標(biāo)準(zhǔn)具有相似性的特點(diǎn),對AVS標(biāo)準(zhǔn)稍加改動(dòng)后就能夠應(yīng)用在其他視頻標(biāo)準(zhǔn)中。故而,AVS視頻標(biāo)準(zhǔn)具有非常重要的應(yīng)用價(jià)值。
本論文在深入了解.ASIC技術(shù)和FPGA技術(shù)的基礎(chǔ)上,研究了編碼器的核心算法,在FPGA上來設(shè)計(jì)AVS熵編碼器的硬件電路,同時(shí)在MODELSIM中進(jìn)行軟件仿真,最后進(jìn)
3、行板級驗(yàn)證。
論文用FPGA來實(shí)現(xiàn)AVS視頻編碼,主要原因在于FPGA自身具有很多優(yōu)勢:它克服了定制電路的缺陷,具有強(qiáng)大的在線修改能力,設(shè)計(jì)者可以隨時(shí)修改設(shè)計(jì)而不需要改動(dòng)硬件電路,這有效地提高了設(shè)計(jì)的靈活性:此外,FPGA還具有設(shè)計(jì)周期短、成本低、可靠性高等特點(diǎn)。
論文主要完成以下工作:研究了ASIC技術(shù)對人們工作、生活的影響,ASIC技術(shù)的發(fā)展,特別是FPGA技術(shù)的作用和發(fā)展;了解了EDA技術(shù)的相關(guān)知識,并
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- AVS視頻編碼器的熵編碼與插值部分的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS視頻編碼器中熵編碼的研究.pdf
- 視頻中熵編碼器ASIC設(shè)計(jì).pdf
- 基于FPGA的AVS實(shí)時(shí)高清視頻編碼器的研究與實(shí)現(xiàn).pdf
- AVS視頻編碼器中熵編碼及運(yùn)動(dòng)估計(jì)的研究與優(yōu)化.pdf
- AVS編碼器預(yù)測部分FPGA實(shí)現(xiàn).pdf
- 基于SPICE的互連電路仿真技術(shù)研究.pdf
- 模擬電路仿真技術(shù)研究.pdf
- 基于DSP的AVS編碼器研究.pdf
- AVS視頻編碼中熵編碼的FPGA實(shí)現(xiàn).pdf
- 基于fpga的adpcm編碼器設(shè)計(jì)
- 基于FPGA的概率電路仿真方法研究.pdf
- 基于FPGA的JPEG編碼器設(shè)計(jì).pdf
- 基于進(jìn)化方法的模擬電路仿真技術(shù)研究.pdf
- AVS-S視頻編碼器變換量化和熵編碼模塊的硬件設(shè)計(jì).pdf
- 基于FPGA的視頻編碼器的設(shè)計(jì).pdf
- 基于FPGA的視頻編碼器設(shè)計(jì).pdf
- 基于RPR分組網(wǎng)的TDM電路仿真技術(shù)的研究與網(wǎng)絡(luò)模擬.pdf
- 基于ATM實(shí)時(shí)電路仿真技術(shù)的研究和硬件實(shí)現(xiàn).pdf
- 基于上下文的熵編碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論