電網(wǎng)同步時鐘校驗軟件系統(tǒng)設(shè)計.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、電網(wǎng)同步時鐘校驗儀是基于對衛(wèi)星對時、時間信號對時、串口對時設(shè)備的時間信息正確性、時間精度和穩(wěn)定度的檢定方法的儀器??梢宰鳛楦呔群透叻€(wěn)定度的時標(biāo)源和頻標(biāo)源,提供各類時間信號輸入和輸出接口,完成對時間信號的分析、統(tǒng)計、記錄、比對、存儲等測試。
  本論文對電網(wǎng)時間同步信號檢測技術(shù)現(xiàn)狀、技術(shù)特點和發(fā)展趨勢進行了闡述,對同步時鐘源、時間同步信號類型及各類信號編碼、解碼方法進行初步探討,提出基于FPGA數(shù)字信號處理技術(shù)的時間同步信號檢測解

2、決方案。通過對電網(wǎng)同步時鐘校驗儀功能需求進行分析,對系統(tǒng)整體結(jié)構(gòu)進行研究,提出基于FPGA信號處理技術(shù)對各類時間信號進行精度測試的方法,研制符合電力系統(tǒng)自動化設(shè)備的時鐘信號檢測需求的校驗儀設(shè)備。
  論文采用最新的計算機硬件技術(shù)平臺和 FPGA技術(shù),開發(fā)出一套高效的數(shù)據(jù)采集和處理平臺,實現(xiàn)本項目的功能。在硬件上,采用雙CPU技術(shù),其中一個采用最新的 FPGA內(nèi)嵌軟核平臺,實現(xiàn)數(shù)據(jù)采集、數(shù)據(jù)處理,另外一個采用最新的嵌入式 CPU,實

3、現(xiàn)裝置的管理及其他輔助功能。在軟件上,采用最新的嵌入式軟件平臺搭建,保證運算速度和可靠性。
  關(guān)鍵技術(shù)問題的解決方法如下:
  (1)采用多時鐘源最小二乘最優(yōu)源篩選法實現(xiàn)時鐘校驗儀與UTC世界時的相位同步;
  (2)采用頻標(biāo)源漸進馴服算法實現(xiàn)時鐘校驗儀高精度守時;
  (3)采用硬件時間戳技術(shù)實現(xiàn)脈沖時間同步信號高精度檢測;
  (4)采用時間信號測試通道時延的動態(tài)自適應(yīng)補償技術(shù)。
  目前,電網(wǎng)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論