

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、根據(jù)雷達(dá)、圖像、通信等領(lǐng)域?qū)π盘?hào)高速處理的要求,研究人員正尋求新的高速的數(shù)字信號(hào)處理實(shí)現(xiàn)方法,以滿足這種高速地處理數(shù)據(jù)的需要。常用的高速實(shí)時(shí)數(shù)字信號(hào)處理的器件有 ASIC、通用的數(shù)字信號(hào)處理芯片(如TI系列、AD系列等)、FPGA,等等。FPGA具有的靈活的可編程邏輯可以方便的實(shí)現(xiàn)高速數(shù)字信號(hào)處理,方便并行處理、流水處理,反復(fù)的可編程能力,越來越受到國(guó)內(nèi)外從事數(shù)字信號(hào)處理的研究者所青睞。
雷達(dá)信號(hào)的數(shù)字處理技術(shù)所包含的內(nèi)容相當(dāng)
2、廣泛。針對(duì)雷達(dá)信號(hào)處理的設(shè)計(jì)與實(shí)現(xiàn),本文在以下幾個(gè)方面展開研究:
論文首先給出了脈沖多普勒雷達(dá)信號(hào)處理系統(tǒng)的仿真模型,對(duì)幾種基本的雷達(dá)信號(hào)處理如數(shù)字相干檢波、脈沖壓縮、動(dòng)目標(biāo)檢測(cè)(MTD)、恒虛警(CFAR)等詳細(xì)地闡述了其原理。在此基礎(chǔ)上給出了其經(jīng)常采用的實(shí)現(xiàn)方法,對(duì)各種方法進(jìn)行了比較研究。
其次,以線性調(diào)頻信號(hào)(LFM)為例,根據(jù)雷達(dá)參數(shù)建立了目標(biāo)、雜波模型。以 Matlab為仿真平臺(tái),對(duì)含雜波與噪聲的回波信號(hào)進(jìn)
3、行仿真。利用回波信號(hào)進(jìn)行了數(shù)字相干檢波、脈沖壓縮、MTD以及 CFAR等相參雷達(dá)信號(hào)處理算法仿真和分析,詳盡地給出了各環(huán)節(jié)的仿真波形圖。針對(duì)仿真結(jié)果,直觀形象的說明了不同方法的優(yōu)劣。
最后,結(jié)合 MATLAB仿真結(jié)果,給出利用FPGA實(shí)現(xiàn)雷達(dá)信號(hào)處理的方案。在 Quartus II8.0軟件集成環(huán)境下,通過對(duì) Quartus提供的IP核的調(diào)用,并與VHDL語言相結(jié)合,進(jìn)行雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn)。對(duì)各個(gè)模塊用VHDL語言在
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- 中斷連續(xù)波雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 三坐標(biāo)雷達(dá)信號(hào)處理系統(tǒng)仿真研究.pdf
- 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)預(yù)處理系統(tǒng)設(shè)計(jì).pdf
- 某雷達(dá)信號(hào)處理系統(tǒng)中的FPGA設(shè)計(jì).pdf
- 基于VxWorks的雷達(dá)信號(hào)處理系統(tǒng)實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)目標(biāo)模擬器信號(hào)處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的多模型雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- LFMCW雷達(dá)信號(hào)處理系統(tǒng)的研究與實(shí)現(xiàn).pdf
- LFMCW雷達(dá)信號(hào)處理系統(tǒng)的DSP實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- OFDM基帶信號(hào)處理系統(tǒng)的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- PD雷達(dá)接收機(jī)及信號(hào)處理系統(tǒng)仿真研究.pdf
- 某雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 偽碼調(diào)相中斷連續(xù)波雷達(dá)的信號(hào)處理系統(tǒng)設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論