2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、在現(xiàn)代測(cè)試測(cè)量與自動(dòng)化控制領(lǐng)域中,信號(hào)處理數(shù)據(jù)量越來越大,實(shí)時(shí)性要求越來越高。高速信號(hào)采集與信號(hào)輸出模塊在系統(tǒng)化設(shè)計(jì)中占據(jù)越來越重要的地位,同時(shí)在某些應(yīng)用中還要求一定容量的實(shí)時(shí)存儲(chǔ)功能。
   本文為高性能多DSP處理平臺(tái)設(shè)計(jì)基于PMC總線的高速信號(hào)采集與任意波形輸出模塊,綜合運(yùn)用了模擬信號(hào)調(diào)制、信號(hào)相位同步、DSP、乒乓存儲(chǔ)等技術(shù),分別實(shí)現(xiàn)了兩路最高采樣率達(dá)到100MSa/s,具有12bit分辨率,64K存儲(chǔ)深度的實(shí)時(shí)信號(hào)采集

2、模塊與兩路輸出頻率100MSa/s,具有12bits分辨率,輸出波形點(diǎn)數(shù)與個(gè)數(shù)均可控的任意波形發(fā)生器模塊。A/D與D/A模塊通過PMC接口,采用PCI總線的DMA技術(shù)與多DSP平臺(tái)傳輸實(shí)時(shí)數(shù)據(jù),實(shí)現(xiàn)整個(gè)系統(tǒng)協(xié)同工作,達(dá)到實(shí)時(shí)信號(hào)采集、處理、輸出的功能需求。
   本文研究了雙路高速數(shù)據(jù)采集系統(tǒng)與數(shù)據(jù)輸出系統(tǒng)的實(shí)現(xiàn)方法。詳細(xì)闡述了信號(hào)調(diào)理電路、PCI接口、A/D和D/A控制等模塊的設(shè)計(jì)方案。并用FPGA軟核實(shí)現(xiàn)上述模塊,提高了電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論