版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、陣列信號(hào)處理的大運(yùn)算量和高數(shù)據(jù)吞吐量對(duì)處理單元的處理能力和輸入輸出速度是個(gè)考驗(yàn),本課題的目的就是設(shè)計(jì)一個(gè)基于CPCI機(jī)箱的陣列信號(hào)實(shí)時(shí)處理平臺(tái)。本文的內(nèi)容是設(shè)計(jì)并實(shí)現(xiàn)該平臺(tái)中的高速信號(hào)處理板,板卡的作用是處理高速數(shù)據(jù)和給接收下一級(jí)送來(lái)的高速數(shù)據(jù)流。
首先,本文介紹了陣列信號(hào)處理的發(fā)展?fàn)顩r,同時(shí)對(duì)與論文相關(guān)的高速信號(hào)處理,F(xiàn)PGA和DSP、光纖傳輸技術(shù)和大容量存儲(chǔ)技術(shù)的發(fā)展過(guò)程進(jìn)行了簡(jiǎn)單介紹。
其次,本文就系統(tǒng)的設(shè)計(jì)方
2、案給出了經(jīng)驗(yàn)之談。就如何實(shí)現(xiàn)高速信號(hào)處理提出了解決方案。給出了多片DSP實(shí)現(xiàn)高速信號(hào)處理的級(jí)聯(lián)方式;給出了FPGA的配置及擴(kuò)充存儲(chǔ)容量的連接方案,并作一定探討;給出了板內(nèi)高速數(shù)據(jù)傳輸通道的設(shè)計(jì)方案。在該方案下,每路最快速度可達(dá)500MB/s;給出了板間信號(hào)傳輸模式的方案,在該方案下,每路最快速度可達(dá)150MB/s;給出了2路光纖接口的設(shè)計(jì)方案,在該方案下,每路的最快速度為3.75Gb/s,可作為傳輸數(shù)據(jù)的輔助通道。
然后,本文
3、就設(shè)計(jì)電路板的具體設(shè)計(jì)給出了介紹。從原理圖到PCB的整體設(shè)計(jì),到具體的每一部分:Link Port通信接口,光纖接口,CPCI接口等給出詳細(xì)設(shè)計(jì)說(shuō)明,并就每一部分的PCB走線及需要注意的事項(xiàng)做了必要說(shuō)明。
最后,本文介紹了硬件電路的調(diào)試和相關(guān)接口程序的設(shè)計(jì)。對(duì)于各部分的接口程序設(shè)計(jì)在軟件工程的思想指導(dǎo)下做了一定的探索,并給出一定測(cè)試環(huán)境下的測(cè)試結(jié)果。
本文設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)高性能的CPCI信號(hào)處理板卡,板卡通過(guò)PCI接
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 聲納陣列信號(hào)仿真的信號(hào)處理機(jī)實(shí)時(shí)實(shí)現(xiàn).pdf
- 數(shù)字陣列雷達(dá)信號(hào)處理機(jī)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的通用雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的通用雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA汽車防撞雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 探地雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 軟件化雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于ADSP-TS101的雷達(dá)信號(hào)處理機(jī)實(shí)現(xiàn).pdf
- 某雷達(dá)信號(hào)處理機(jī)的優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理機(jī)的仿真與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)偵察處理機(jī)及中控設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CPCI總線的通用采集信號(hào)處理板的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 某對(duì)海監(jiān)視雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCI總線的信號(hào)處理機(jī)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字信號(hào)處理機(jī)的研究與實(shí)現(xiàn).pdf
- 便攜式雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA和DSP的雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì).pdf
- 雷達(dá)信號(hào)處理機(jī)幾個(gè)關(guān)鍵技術(shù)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于TI系列高速DSP器件的信號(hào)處理機(jī)的設(shè)計(jì).pdf
- 探地雷達(dá)信號(hào)處理算法研究及處理機(jī)實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論