版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、USB(UniversalSerialBus,通用串行總線)是當(dāng)今消費電子產(chǎn)品和儀器設(shè)備中應(yīng)用最廣的接口協(xié)議之一,然而目前國內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國外的IC設(shè)計芯片廠商如Cypress、NEC等一些國際著名公司提供。因而,如果能夠自主開發(fā)設(shè)計USB芯片以替代國外同類產(chǎn)品,將會有很好的市場前景和利潤空間。 本論文課題是針對基于FPGA(FieldProgrammableGateAr
2、ray,現(xiàn)場可編程門陣列器件)的數(shù)字電子產(chǎn)品應(yīng)用設(shè)計一種實際可復(fù)用的USB接口引擎軟核。該軟核主要是用于處理USB標(biāo)準(zhǔn)協(xié)議包的通信處理,通過外接MCU(MultipointControlUnit,微控制器)就可以實現(xiàn)完整的USB接口通訊功能。它的功能相當(dāng)于一些USB引擎的專用芯片如:Philips的PDIUSBD12等,其優(yōu)點是結(jié)構(gòu)簡單、靈活性高、復(fù)用設(shè)計方便。 功能仿真和綜合測試結(jié)果顯示本論文所設(shè)計的接口引擎軟核符合設(shè)計要求,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- USB_OTG_IP核中AMBA接口的設(shè)計與FPGA實現(xiàn).pdf
- USB串行接口引擎IP的設(shè)計與實現(xiàn).pdf
- 基于FPGA的USB設(shè)備接口設(shè)計.pdf
- 基于ULPI接口的USB IP核設(shè)計與驗證.pdf
- usb2.0接口ip核的設(shè)計與開發(fā)
- USB接口軟IPCORE代碼設(shè)計及驗證.pdf
- 基于verilog的fpga與usb2.0接口電路的設(shè)計
- 基于fpga的usb接口數(shù)據(jù)采集系統(tǒng)設(shè)計
- USB接口接收子模塊IP核的設(shè)計.pdf
- 基于FPGA的USB設(shè)備接口IP CORE的設(shè)計.pdf
- usb2.0設(shè)備接口ip核的設(shè)計
- 基于FPGA的核間高速接口的設(shè)計與驗證.pdf
- USB設(shè)備接口芯片的FPGA實現(xiàn).pdf
- 基于FPGA的GPIB接口IP核的研究與設(shè)計.pdf
- 基于YAK SOC的接口IP軟核設(shè)計與驗證.pdf
- usb2.0設(shè)備接口ip核設(shè)計研究
- 基于ULPI協(xié)議的USB接口的FPGA實現(xiàn).pdf
- usb2.0otgip核設(shè)計和fpga實現(xiàn)
- 全速USB設(shè)備控制器接口IP核的設(shè)計與實現(xiàn).pdf
- 基于FPGA和USB接口數(shù)據(jù)采集系統(tǒng)設(shè)計.doc
評論
0/150
提交評論