短波差分高速跳頻電臺綜合控制器設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩53頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、由于短波通信距離遠(yuǎn)、抗毀能力和自主通信能力強(qiáng)、運(yùn)行成本低,在衛(wèi)星通信和移動(dòng)通信快速發(fā)展的今天,短波通信技術(shù)在世界范圍內(nèi)獲得了長足進(jìn)步,出現(xiàn)了很多新電臺、新裝備和新技術(shù)。
   差分跳頻是一個(gè)全面基于數(shù)字信號處理的全新概念的通信系統(tǒng),集跳頻圖案、信息調(diào)制與解調(diào)于一體。差分跳頻技術(shù)應(yīng)用于短波通信,可以在短波波段內(nèi)實(shí)現(xiàn)寬頻帶、高速率的跳頻,極大地提高了短波通信的數(shù)據(jù)速率,抗干擾、抗多徑衰落的能力,這種新型短波跳頻系統(tǒng)將成為短波通信領(lǐng)域

2、今后發(fā)展方向之一。
   論文闡述了短波高速差分跳頻電臺的功能、指標(biāo)和總體設(shè)計(jì),重點(diǎn)論述了綜合控制器的工作原理、組成模塊,及主要模塊的硬件結(jié)構(gòu)和軟件流程,包括業(yè)務(wù)單元、高速跳頻單元、頻率合成單元、濾波單元等。完成了基于DSP+FPGA的主控制器的設(shè)計(jì)和調(diào)試。采用TI公司的高性能定點(diǎn)DSP芯片TMS320C6418作為高速控制電路。
   本方案已先后經(jīng)過專題試驗(yàn)驗(yàn)證、樣機(jī)設(shè)計(jì)和上機(jī)聯(lián)試。整機(jī)測試表明綜合控制器達(dá)到了高速差

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論