2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、相對于固定頻率通信系統(tǒng),跳頻系統(tǒng)的工作頻帶加寬,抗干擾能力和抗截獲能力增強,具有碼分多址和頻帶共享的組網(wǎng)通信能力。跳頻系統(tǒng)是瞬時窄帶系統(tǒng),易于與目前的窄帶通信系統(tǒng)兼容。給出了一種基于跳頻技術(shù)的電力線載波通信方法。由于采用了跳頻技術(shù),系統(tǒng)具有很強的抗干擾、抗頻率選擇性衰減的能力,較低的誤碼率以及多用戶功能,對通過電力線這種受干擾嚴重,衰減大的信道進行數(shù)據(jù)傳輸有很好的適應性。研究了跳頻通信系統(tǒng)的相關理論,包括工作原理、系統(tǒng)組成及其關鍵技術(shù)。

2、設計了基于m序列的跳頻序列,提出了待設計跳頻通信系統(tǒng)的相關指標,給出了系統(tǒng)的整體實現(xiàn)方案。設計了跳頻通信系統(tǒng)的硬件,包括FPGA開發(fā)板和控制板。其中,FPGA開發(fā)板使用Xilinx Spartan-3系列的XC3S400開發(fā)板,系統(tǒng)硬件設計主要是對控制板的設計。控制板硬件設計包括單片機及其外圍電路、AD及DA轉(zhuǎn)換電路、信號調(diào)理電路及濾波耦合電路的設計。設計發(fā)送接收濾波耦合電路時涉及到與電力線阻抗匹配的問題,是整個硬件電路設計的難點,本文

3、給出了較為詳細的討論。設計了跳頻通信系統(tǒng)的軟件,包括FPGA邏輯設計和單片機程序設計。FPGA邏輯設計主要包括調(diào)制解調(diào)邏輯設計和位同步設計;調(diào)制邏輯設計采用了直接數(shù)字頻率合成技術(shù);解調(diào)邏輯設計采用了相干解調(diào)方式,使用匹配濾波解調(diào)器實現(xiàn);位同步設計采用了超前滯后位同步法;單片機作為主控制器,承載了整個系統(tǒng)協(xié)議,并控制FPGA實現(xiàn)調(diào)制解調(diào)的功能。本文設計了收發(fā)雙方通信過程中使用的數(shù)據(jù)幀結(jié)構(gòu),給出了單片機發(fā)送數(shù)據(jù)與接收數(shù)據(jù)的程序流程。對系統(tǒng)的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論