2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩26頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、<p><b>  課程設(shè)計(jì)任務(wù)書(shū)</b></p><p>  題 目: 多功能數(shù)字鐘電路設(shè)計(jì) </p><p><b>  初始條件:</b></p><p>  本設(shè)計(jì)既可以使用集成譯碼器、計(jì)數(shù)器、定時(shí)器、脈沖發(fā)生器和必要的門(mén)電路等,也可以使用單片機(jī)系統(tǒng)構(gòu)建多功能數(shù)字鐘。用數(shù)碼

2、管顯示時(shí)間計(jì)數(shù)值。</p><p>  要求完成的主要任務(wù): </p><p>  基本功能:1、準(zhǔn)確計(jì)時(shí),以數(shù)字形式顯示時(shí)、分、秒的時(shí)間;2、小時(shí)得計(jì)時(shí)為十二進(jìn)制(或二十四進(jìn)制),分和秒的計(jì)時(shí)要求為60進(jìn)制;3、校正時(shí)間。</p><p>  擴(kuò)展功能:1、定時(shí)功能;2、整點(diǎn)報(bào)時(shí)功能;3、仿廣播電臺(tái)整點(diǎn)報(bào)時(shí)。</p><p><b&g

3、t;  時(shí)間安排:</b></p><p>  1、2015年7月2日,做課設(shè)具體實(shí)施計(jì)劃與課程設(shè)計(jì)報(bào)告格式的要求說(shuō)明。</p><p>  2、2015年7月2日至2015年7月5日,查閱相關(guān)資料,確定方案,仿真調(diào)試。</p><p>  3、2015年7月5日至2015年7月8日,焊接實(shí)物,電路調(diào)試和設(shè)計(jì)說(shuō)明書(shū)撰寫(xiě)。</p><p

4、>  4、2015年7月9日上交課程設(shè)計(jì)成果及報(bào)告,同時(shí)進(jìn)行答辯。</p><p>  課設(shè)答疑地點(diǎn):鑒主十七樓七號(hào)實(shí)驗(yàn)室</p><p>  指導(dǎo)教師簽名: 年 月 日</p><p>  系主任(或責(zé)任教師)簽名: 年 月 日</p><p>

5、;<b>  目錄</b></p><p><b>  摘要1</b></p><p>  Abstract2</p><p>  1 系統(tǒng)原理框圖3</p><p>  2 方案設(shè)計(jì)與論證4</p><p><b>  2.1 振蕩器4</b>

6、;</p><p><b>  2.2 分頻器5</b></p><p>  2.3 時(shí)分秒計(jì)數(shù)器5</p><p>  2.4 校時(shí)電路6</p><p>  2.5 定時(shí)控制電路8</p><p>  3 單元電路的設(shè)計(jì)10</p><p>  3.1 譯碼及

7、驅(qū)動(dòng)顯示電路的設(shè)計(jì):10</p><p>  3.2 時(shí)鐘電路的設(shè)計(jì)11</p><p>  3.3 時(shí)鐘脈沖電路的設(shè)計(jì)11</p><p>  3.4 校時(shí)電路的設(shè)計(jì)13</p><p>  3.5 鬧鐘電路的設(shè)計(jì)14</p><p>  3.6 報(bào)時(shí)電路的設(shè)計(jì)15</p><p>

8、;  4 仿真結(jié)果及分析16</p><p>  4.1 仿真結(jié)果16</p><p>  4.2 仿真結(jié)果分析17</p><p>  4.2.1 時(shí)鐘脈沖仿真結(jié)果17</p><p>  4.2.2 時(shí)鐘電路和校時(shí)電路仿真18</p><p>  4.2.3 鬧鐘電路及報(bào)時(shí)電路仿真19</p>

9、;<p>  5 實(shí)物焊接及調(diào)試21</p><p>  6 收獲及體會(huì)22</p><p><b>  7 元件清單23</b></p><p><b>  8 參考文獻(xiàn)24</b></p><p><b>  摘要</b></p><

10、;p>  數(shù)字鐘是一種用數(shù)字電路技術(shù)實(shí)現(xiàn)時(shí)、分、秒計(jì)時(shí)的裝置與機(jī)械式時(shí)鐘相比具有更高的準(zhǔn)確性和直觀性 、且無(wú)機(jī)械裝置、具有更長(zhǎng)的使用壽命。因此得到了更加廣泛的使用。 </p><p>  數(shù)字鐘從原理上講是一種典型的數(shù)字電路,其中包括了組合邏輯和時(shí)序電路。數(shù)字式鬧鐘是一種用數(shù)字電路技術(shù)實(shí)現(xiàn)時(shí)、分、秒計(jì)時(shí)的裝置,與機(jī)械式時(shí)鐘相比具有更高的準(zhǔn)確性和直觀性,且無(wú)機(jī)械裝置,具有更更長(zhǎng)的使用壽

11、命,因此得到了廣泛的使用。  數(shù)字式鬧鐘從原理上講是一種典型的數(shù)字電路,其中包括了組合邏輯電路和時(shí)序電路。目前,數(shù)字式鬧鐘的功能越來(lái)越強(qiáng),并且有多種專(zhuān)門(mén)的大規(guī)模集成電路可供選擇。數(shù)字式鬧鐘適用于自動(dòng)打鈴、自動(dòng)廣播,也適用于節(jié)電、節(jié)水及自動(dòng)控制多路電器設(shè)備。   </p><p>  關(guān)鍵詞:數(shù)字式鬧鐘;組合邏輯電路;時(shí)序邏輯電路。</p><p

12、><b>  Abstract</b></p><p>  Digital clock is a kind of when using a digital circuit technology, minutes and seconds timer device has higher accuracy compared with the mechanical clock and intu

13、itive, and no mechanical device, has a longer service life. So has been more widely used.  </p><p>  Digital clock in principle is a typical digital circuit, including the combinational logic and sequen

14、tial circuits. Digital alarm clock is a kind of when using a digital circuit technology, minutes and seconds timing device, has higher accuracy compared with the mechanical clock and intuitive, and no mechanical device,

15、has a longer service life, therefore has been widely used. Digital clock in principle is a typical digital circuit, including the assembly logic circuit and sequential circuits. A</p><p>  Keywords: digital

16、alarm clock; Combinational logic circuit; Temporal logic circuit. </p><p>  多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn)</p><p><b>  系統(tǒng)原理框圖</b></p><p><b>  方案設(shè)計(jì)與論證</b></p><p>&

17、lt;b>  振蕩器</b></p><p><b>  方案一:</b></p><p>  振蕩器的頻率越高,計(jì)時(shí)精度越高。通常選用石英晶體構(gòu)成振蕩器電路(如圖2)。石英晶體振蕩器的作用是產(chǎn)生時(shí)間標(biāo)準(zhǔn)信號(hào),因此一般采用石英晶體振蕩器經(jīng)過(guò)分頻得到這一時(shí)間脈沖。</p><p>  如果精度要求不高也可以采用由集成邏輯門(mén)與R、

18、C組成的時(shí)鐘源振蕩器或由集成電路定時(shí)器555與R、C組成的多諧振蕩器。</p><p><b>  方案二:</b></p><p>  定時(shí)器555與RC組成的多諧振蕩器作為時(shí)間標(biāo)準(zhǔn)信號(hào)源。</p><p>  綜上分析,選擇方案二,用555組成的脈沖產(chǎn)生電路作為信號(hào)源,他工作穩(wěn)定而且誤差較小,在本次課設(shè)中可以較好的滿(mǎn)足要求。</p&g

19、t;<p><b>  分頻器</b></p><p>  分頻器的功能主要有兩個(gè):一是產(chǎn)生標(biāo)準(zhǔn)脈沖信號(hào)二是提供功能擴(kuò)展電路所需要的信號(hào),如仿電臺(tái)報(bào)時(shí)用的1KHz的高音頻信號(hào)和500KHz的低音頻信號(hào)等。因此,可以選用3片我們較熟悉的中規(guī)模集成電路計(jì)數(shù)器74LS90可以完成上述功能。因每片為1/10分頻,3片級(jí)聯(lián)則可獲得所需要的頻率信號(hào),即每1片Q0端輸出頻率為500Hz,每2

20、片Q3輸出為10Hz,每3片的Q3端輸出1Hz。</p><p><b>  時(shí)分秒計(jì)數(shù)器</b></p><p>  一般采用10進(jìn)制計(jì)數(shù)器來(lái)實(shí)現(xiàn)時(shí)間計(jì)數(shù)單元的計(jì)數(shù)功能。為減少器件使用數(shù)量,可選74LS90,其內(nèi)部邏輯框圖如圖4所示。該器件為雙2-5-10異步計(jì)數(shù)器,并且每一計(jì)數(shù)器均提供一個(gè)異步清零端(高電平有效)。</p><p>  秒個(gè)

21、位計(jì)數(shù)單元為10進(jìn)制計(jì)數(shù)器,無(wú)需進(jìn)制轉(zhuǎn)換,只需將Q0與CP1(下降沿有效)相連即可。CP0(下降沿有效)與1Hz秒輸入信號(hào)相連,Q3可作為向上的進(jìn)位信號(hào)與十位計(jì)數(shù)單元的CP0相連。</p><p>  秒十位計(jì)數(shù)單元為6進(jìn)制計(jì)數(shù)器,需要進(jìn)制轉(zhuǎn)換,可以利用74LS90的有兩個(gè)清零端的特點(diǎn),在不用門(mén)電路的情況下實(shí)現(xiàn)10進(jìn)制轉(zhuǎn)6進(jìn)制,具體電路見(jiàn)下面設(shè)計(jì)圖。 分個(gè)位和分十位計(jì)數(shù)單元電路結(jié)構(gòu)分別與秒個(gè)位和秒十位計(jì)數(shù)單元完

22、全相同。 時(shí)計(jì)數(shù)單元電路是一個(gè)“24翻1”的特殊進(jìn)制計(jì)數(shù)器,即當(dāng)數(shù)字鐘運(yùn)行到23時(shí)59分59秒,秒的個(gè)位計(jì)數(shù)器再輸入一個(gè)脈沖時(shí),數(shù)字鐘應(yīng)自動(dòng)顯示00時(shí)00分00秒,實(shí)現(xiàn)日常生活習(xí)慣用的計(jì)時(shí)規(guī)律。</p><p><b>  校時(shí)電路</b></p><p><b>  方案一:</b></p><p>  通常,校正時(shí)間的

23、方法是:首先截?cái)嗾5挠?jì)數(shù)通路,然后再進(jìn)行人工出觸發(fā)計(jì)數(shù)或?qū)㈩l率較高的方波信號(hào)加到需要校正的計(jì)數(shù)單元的輸入端,校正好后,再轉(zhuǎn)入正常計(jì)時(shí)狀態(tài)即可。根據(jù)要求,數(shù)字鐘應(yīng)具有分校正和時(shí)校正功能,因此,應(yīng)截?cái)喾謧€(gè)位和時(shí)個(gè)位的直接計(jì)數(shù)通路,并采用正常計(jì)時(shí)信號(hào)與校正信號(hào)可以隨時(shí)切換的電路接入其中。圖5所示為所設(shè)計(jì)的校時(shí)電路。</p><p><b>  方案二:</b></p><p&

24、gt;  校時(shí)電路是有與非構(gòu)成的組合邏輯電路,開(kāi)關(guān)S1或S2為“0”或“1”時(shí),可能會(huì)產(chǎn)生抖動(dòng),接電容C1、C2可以緩解抖動(dòng)。</p><p><b>  定時(shí)控制電路</b></p><p><b>  方案一:</b></p><p>  例 要求上午7時(shí)59分發(fā)出鬧時(shí)信號(hào),持續(xù)時(shí)間1分鐘。</p>&l

25、t;p>  解 7時(shí)59分對(duì)應(yīng)數(shù)字鐘的時(shí)個(gè)位計(jì)數(shù)器的狀態(tài)為(Q3Q2Q1Q0)H1=0111,分十位計(jì)數(shù)器的狀態(tài)為(Q3Q2Q1Q0M2=0101,分個(gè)位計(jì)數(shù)器的狀態(tài)為(Q3Q2Q1Q0M1=1001。若將上述計(jì)數(shù)器輸出為“1”的所有輸出端經(jīng)過(guò)與門(mén)電路去控制音響電路,可以使音響電路正好在7點(diǎn)59分響,持續(xù)1分鐘后(即8點(diǎn)時(shí))停響。所以鬧時(shí)控制信號(hào)Z的表達(dá)式為</p><p><b> ?。?.1)

26、</b></p><p>  式中,M為上午的信號(hào)輸出,要求M=1。</p><p>  如果有與非門(mén)實(shí)現(xiàn)式(1.1)所表示的邏輯功能,則可以將Z進(jìn)行布爾代數(shù)變換,即</p><p><b> ?。?.2)</b></p><p>  實(shí)現(xiàn)上式的邏輯電路如圖6所示,其中74LS20位四輸入2與非門(mén),74LS0

27、3為集電極開(kāi)路(OC門(mén))的2輸入4與非門(mén),因OC門(mén)的輸出端可以進(jìn)行“線(xiàn)與”,使用時(shí)在它們的輸出端與電源+5V端之間應(yīng)接一電阻Rp,Rp的值通過(guò)計(jì)算,取RL=3.3k歐姆。如果控制1kHz高音和驅(qū)動(dòng)音響電路的兩級(jí)與非也采用OC門(mén),則Pp的值應(yīng)重新計(jì)算。</p><p><b>  方案二</b></p><p>  利用《數(shù)字電子技術(shù)基礎(chǔ)》中的所學(xué)過(guò)得知識(shí),4片4位數(shù)值

28、比較器74LS85串聯(lián)比較時(shí)、分的十位個(gè)位,當(dāng)時(shí)間到達(dá)與所定時(shí)的時(shí)間相同時(shí),即A=B時(shí),輸出高電平,從而驅(qū)動(dòng)音響電路。</p><p>  綜上所述,方案二利用4片數(shù)值比較器74LS85芯片串聯(lián)法時(shí),可以很方便的定時(shí)。而且思路很簡(jiǎn)單,易實(shí)施。</p><p><b>  單元電路的設(shè)計(jì)</b></p><p>  譯碼及驅(qū)動(dòng)顯示電路的設(shè)計(jì):&l

29、t;/p><p>  電路由數(shù)碼顯示管和譯碼器組成。譯碼器選擇CD4511,其中a b c d 為 BCD 碼輸入,a為最低位。LT為燈測(cè)試端,加高電平時(shí),顯示器正常顯示,加低電平時(shí),顯示器一直顯示數(shù)碼“8”,各筆段都被點(diǎn)亮,以檢查顯示器是否有故障。a~g是 7 段輸出,可驅(qū)動(dòng)共陰LED數(shù)碼管。</p><p>  芯片引腳圖及功能表如圖:</p><p>  電路由秒

30、、分、時(shí)三部分單元電路構(gòu)成,全部采用兩塊74LS90芯片進(jìn)行級(jí)聯(lián)擴(kuò)展。利用異步清零法,得到“秒”和“分”六十進(jìn)制計(jì)數(shù)器以及“時(shí)”二十四進(jìn)制計(jì)數(shù)器。芯片由下降沿觸發(fā),通過(guò)反饋可實(shí)現(xiàn)清零狀態(tài),實(shí)現(xiàn)循環(huán)。</p><p>  芯片引腳圖以及功能表如下:</p><p><b>  時(shí)鐘電路的設(shè)計(jì)</b></p><p>  狀態(tài)起始時(shí),由R01、R0

31、2直接進(jìn)入清零狀態(tài),當(dāng)R91、R92均置0時(shí),在CP脈沖信號(hào)作用下,電路開(kāi)始進(jìn)入計(jì)數(shù)狀態(tài)。秒和分電路個(gè)位為十進(jìn)制計(jì)數(shù)器,可0~9循環(huán),當(dāng)個(gè)位循環(huán)一次,取其高位QD連接CPA,在下降沿作用下,實(shí)現(xiàn)十進(jìn)制進(jìn)位操作。秒和分電路十位為六進(jìn)制計(jì)數(shù)器,可0~5循環(huán)。循環(huán)一次后利用下一狀態(tài)的暫態(tài)控制R01、R02使電路實(shí)現(xiàn)清零操作。時(shí)電路為二十四進(jìn)制計(jì)數(shù),利用同樣思路實(shí)現(xiàn)。將秒和分電路的十位QC端接下一電路的個(gè)位CPA端可實(shí)現(xiàn)電路之間的進(jìn)位操作。電路

32、完成一次大循環(huán),數(shù)碼管顯示23:59:59,時(shí)電路反饋控制R01、R02使?fàn)顟B(tài)回到起始(00:00:00)。</p><p>  時(shí)鐘電路原理圖如下:</p><p><b>  時(shí)鐘脈沖電路的設(shè)計(jì)</b></p><p>  時(shí)鐘脈沖電路由LM555和74LS90芯片組成。下面分別是555的內(nèi)部邏輯圖、管腳圖和功能表。</p>

33、<p>  脈沖電路選擇由LM555組成的多諧振蕩器發(fā)出1Khz脈沖,再經(jīng)過(guò)由計(jì)數(shù)器74LS90組成的分頻器,分出1hz脈沖。電路如下:</p><p>  分頻器的功能主要有兩個(gè):一是產(chǎn)生標(biāo)準(zhǔn)秒脈沖信號(hào);二是提供功能擴(kuò)展電路所需的信號(hào)。分頻電路由3個(gè)74LS90計(jì)數(shù)器進(jìn)行三次分頻。7490是二-五-十進(jìn)制異步計(jì)數(shù)器,將計(jì)數(shù)器組合成為十進(jìn)制輸出計(jì)數(shù)器,只需將CP1與Q0接,以CP0做輸入,則Q3為十進(jìn)制

34、輸出。電路原理圖(如圖16)</p><p>  1khz脈沖由第一塊芯片的INA輸入,1hz脈沖由第三塊芯片的QD輸出。</p><p><b>  校時(shí)電路的設(shè)計(jì)</b></p><p>  當(dāng)數(shù)字鐘接通電源或者計(jì)時(shí)出現(xiàn)誤差時(shí),需要校正時(shí)間。校時(shí)是數(shù)字鐘應(yīng)具有的基本功能。</p><p>  對(duì)校時(shí)電路的要求是,在小

35、時(shí)校正事不影響分和秒的正常計(jì)數(shù);在分校正時(shí)不影響秒和小時(shí)的正常計(jì)數(shù)。校時(shí)電路由開(kāi)關(guān)控制,使計(jì)數(shù)器對(duì)1Hz的校時(shí)脈沖計(jì)數(shù)。電路圖如下:</p><p>  其中,A端輸入1Hz標(biāo)準(zhǔn)時(shí)鐘脈沖,D、E端分別接入分和秒電路的十位進(jìn)位脈沖,C、B接至?xí)r和分的個(gè)位計(jì)數(shù)器端。電路S2為校“分”用的控制開(kāi)關(guān),S1為校“時(shí)”用的控制開(kāi)關(guān)。閉合開(kāi)關(guān)進(jìn)行校時(shí)。</p><p><b>  鬧鐘電路的設(shè)

36、計(jì)</b></p><p>  鬧鐘電路采用四個(gè)74LS85數(shù)據(jù)選擇芯片串聯(lián)。數(shù)值比較器就是對(duì)兩數(shù)A、B進(jìn)行比較,以判斷其大小的邏輯電路。比較結(jié)果有A>B、A<B以及A=B三種情況。集成數(shù)值比較器74LS85具有四位比較功能,其功能表如下:</p><p>  真值表中的輸入變量包括A3與B3、A2與B2、A1與B1、A0與B0和A與B的比較結(jié)果。其中A和B是另外兩

37、個(gè)低位數(shù),IA>B、IA<B和IA=B是它們的比較結(jié)果。設(shè)置低位數(shù)比較結(jié)果輸入端是為了能與其他數(shù)值比較器連接,以便組成位數(shù)更多的數(shù)值比較器。</p><p>  本電路將時(shí)和分電路的四個(gè)輸出端從高到低接到85芯片的A0A1A2A3,芯片的B0B1B2B3端接至四位撥碼開(kāi)關(guān)。利用撥碼開(kāi)關(guān)的四位高低電平輸入組成一個(gè)十六進(jìn)制的控制端。四個(gè)85芯片采用級(jí)聯(lián)形式,當(dāng)四個(gè)芯片的A=B端同時(shí)滿(mǎn)足時(shí),最后一個(gè)芯片的A

38、=B端輸出高電位。</p><p><b>  原理圖如下:</b></p><p><b>  報(bào)時(shí)電路的設(shè)計(jì)</b></p><p>  報(bào)時(shí)電路利用分秒電路的脈沖,將分電路十位的74LS90芯片QA、QC輸出端,個(gè)位的QA、QD輸出端以及秒電路十位的QA、QC六個(gè)信號(hào)輸入端共同接入一個(gè)六位輸入與門(mén)。當(dāng)六個(gè)脈沖都為高電

39、平時(shí),與門(mén)輸出高電平,三極管導(dǎo)通,揚(yáng)聲器發(fā)聲。同時(shí)利用單刀雙擲開(kāi)關(guān)可關(guān)閉報(bào)時(shí)功能。(在仿真過(guò)程中使用六位輸入與門(mén),實(shí)際操作中可利用二位輸入的與非門(mén)實(shí)現(xiàn)。)</p><p><b>  電路圖如下:</b></p><p>  注:或門(mén)的另一端為鬧鐘電路的脈沖輸入</p><p><b>  仿真結(jié)果及分析</b></

40、p><p><b>  仿真結(jié)果</b></p><p><b>  總電路仿真如下:</b></p><p>  該電路圖實(shí)現(xiàn)了時(shí)以24進(jìn)制,分和秒以60進(jìn)制的準(zhǔn)確計(jì)時(shí),通過(guò)開(kāi)關(guān)S1、S2分別實(shí)現(xiàn)時(shí)、分的校時(shí)。并且通過(guò)4片四位數(shù)值比較器完成了可以任意定時(shí)的功能。以及完成了整點(diǎn)報(bào)時(shí)的功能。</p><p&g

41、t;<b>  仿真結(jié)果分析</b></p><p><b>  時(shí)鐘脈沖仿真結(jié)果</b></p><p>  用示波器觀察555芯片組成的多諧振蕩器發(fā)出的脈沖信號(hào)如圖:</p><p>  由仿真結(jié)果可知,555芯片組成的多諧振蕩器可穩(wěn)定得發(fā)出頻率為1Khz的方波脈沖。其可以提供擴(kuò)展電路所需要的信號(hào)。</p>

42、<p>  將此脈沖信號(hào)經(jīng)過(guò)分頻器分頻,脈沖信號(hào)波形如下:(由于經(jīng)三次分頻的1Hz脈沖信號(hào)在仿真過(guò)程中由于時(shí)間過(guò)長(zhǎng)不易采集,所以此處的波形為經(jīng)過(guò)兩次分頻后的頻率為10hz的脈沖信號(hào))</p><p>  時(shí)鐘電路和校時(shí)電路仿真</p><p>  將時(shí)鐘脈沖接入時(shí)鐘電路,對(duì)電路進(jìn)行仿真(在實(shí)際仿真過(guò)程中選擇使用100hz 脈沖減少仿真等待時(shí)間)。仿真圖如下:<

43、/p><p>  利用校時(shí)電路快速觀察時(shí)電路和分電路的進(jìn)位情況,仿真顯示分電路和秒電路在顯示“59”時(shí)下一狀態(tài)跳轉(zhuǎn)至“00”。時(shí)電路在顯示“23”時(shí)下一狀態(tài)跳轉(zhuǎn)至“00”,成功實(shí)現(xiàn)二十四進(jìn)制和六十進(jìn)制的進(jìn)位。</p><p>  閉合校時(shí)電路開(kāi)關(guān),可以實(shí)現(xiàn)分電路和時(shí)電路以秒電路的頻率計(jì)時(shí),校時(shí)電路成功。</p><p>  鬧鐘電路及報(bào)時(shí)電路仿真</p>

44、<p>  將鬧鐘電路的撥碼開(kāi)關(guān)調(diào)成“11:11”狀態(tài),用示波器觀察鬧鐘電路輸出波形,波形如下:</p><p>  利用校時(shí)電路將分和時(shí)電路與秒電路以同一頻率計(jì)時(shí)以縮短仿真時(shí)間,可觀察到當(dāng)顯示“11:11”時(shí),電路產(chǎn)生一個(gè)一分鐘的脈沖。鬧鐘響鈴一分鐘。</p><p>  用同樣的方法模擬整點(diǎn)報(bào)時(shí)的情況,利用校時(shí)電路加快分電路計(jì)時(shí),仿真波形如下:</p><

45、p>  當(dāng)分秒電路顯示“59:50”,報(bào)時(shí)電路會(huì)產(chǎn)生一個(gè)10秒的高電平,用以驅(qū)動(dòng)揚(yáng)聲器電路發(fā)生。</p><p><b>  實(shí)物焊接及調(diào)試</b></p><p><b>  收獲及體會(huì)</b></p><p>  通過(guò)此次課程設(shè)計(jì),使我更加扎實(shí)的掌握了有關(guān)數(shù)字電子技術(shù)方面的知識(shí),在設(shè)計(jì)過(guò)程中,剛開(kāi)始毫無(wú)頭緒,后來(lái)

46、經(jīng)過(guò)自己的思考,決定采用化整為零的方法,分模塊來(lái)完成,再把它們整合起來(lái)。有了清晰的思路,逐步完成各個(gè)單元電路。然而這一過(guò)程同樣充滿(mǎn)荊棘,許多電路都經(jīng)過(guò)了很多次的修改、優(yōu)化。</p><p>  本次課程設(shè)計(jì)中我深刻體會(huì)到做課程設(shè)計(jì)不僅需要清晰的思路還要謹(jǐn)慎的態(tài)度,必須要對(duì)各個(gè)芯片都真正了解,對(duì)課本知識(shí)熟悉才能又快又好的完成。</p><p>  在實(shí)物制作過(guò)程中遇到了更大的難題,由于此次課

47、程設(shè)計(jì)所用的實(shí)驗(yàn)芯片眾多,電路復(fù)雜,在焊接過(guò)程中遭遇了很多問(wèn)題。從剛開(kāi)始的二十多塊芯片的布置,到后來(lái)密密麻麻的線(xiàn)路連接,再到最后的功能調(diào)試,每一步都走得異常艱辛。這也讓我更加明白了細(xì)心認(rèn)真的重要性。制作實(shí)物需要我們沉下心來(lái),仔仔細(xì)細(xì)得去完成。</p><p>  回顧此次課程設(shè)計(jì),至今我仍感慨頗多,從理論到實(shí)踐,差別真的很大,但是可以學(xué)到很多很多的東西,同時(shí)不僅可以鞏固了以前所學(xué)過(guò)的知識(shí),而且學(xué)到了很多在書(shū)本上所

48、沒(méi)有學(xué)到過(guò)的知識(shí)。通過(guò)這次課程設(shè)計(jì)使我懂得了理論與實(shí)際相結(jié)合是很重要的,只有理論知識(shí)是遠(yuǎn)遠(yuǎn)不夠的,只有把所學(xué)的理論知識(shí)與實(shí)踐相結(jié)合起來(lái),從理論中得出結(jié)論,才能真正為社會(huì)服務(wù),從而提高自己的實(shí)際動(dòng)手能力和獨(dú)立思考的能力。在設(shè)計(jì)的過(guò)程中遇到問(wèn)題,可以說(shuō)得是困難重重,但可喜的是最終都得到了解決。</p><p><b>  元件清單</b></p><p><b>

49、;  參考文獻(xiàn)</b></p><p>  《電子線(xiàn)路設(shè)計(jì)、實(shí)驗(yàn)、測(cè)試》 電子工業(yè)出版社 謝自美</p><p>  《數(shù)字邏輯電路與系統(tǒng)設(shè)計(jì)》 電子工業(yè)出版社 蔣立平</p><p>  《電子技術(shù)基礎(chǔ)》(數(shù)字部分 第五版)高等教育出版社 康光華</p><p>  《數(shù)字電子技術(shù)基礎(chǔ)》 清華大學(xué)出版社 吳友宇</p>

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論