eda課程設(shè)計—— 交通信號燈控制電路設(shè)計_第1頁
已閱讀1頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、<p>  交通信號燈控制電路設(shè)計</p><p><b>  概述</b></p><p>  城市道路交叉口是城市道路網(wǎng)絡(luò)的基本節(jié)點,也是網(wǎng)絡(luò)交通流的瓶頸。目前,大部分無控制交叉口都存在高峰小時車流混亂、車速緩慢、延誤情況嚴(yán)重、事故多發(fā)、通行能力和服務(wù)水平低下等問題。特別是隨著城市車流量的快速增長,城市無控制道路交叉口的交通壓力越來越大。因此,做好基于E

2、DA技術(shù)平臺的交叉口信號控制設(shè)計是緩解交通阻塞、提高城市道路交叉口車輛通行效率的有效方法。交通信號控制的目的是為城市道路交叉口(或交通網(wǎng)絡(luò))提供安全可靠和有效的交通流,通常最為常用的原則是車輛在交叉口的通過量最大或車輛在交叉口的延誤最小。</p><p>  交通信號燈控制電路是顯示主干道和支干道交替放行時間并用試驗箱左上角的彩燈來代替信號燈的一種實際電路。設(shè)計一個基于FPGA的紅綠燈交通信號控制器。假設(shè)某個十字

3、路口是由一條主干道和一條次干道匯合而成,在每個方向設(shè)置紅綠黃三種信號燈,紅燈亮禁止通行,綠燈亮允許通行。黃燈亮允許行駛中車輛有時間??康浇咕€以外。</p><p>  本課程的基本原理是在合適的時鐘信號的控制下,使主干道與支道的紅黃綠燈循環(huán)顯示,用VHDL語言編輯文本程序,按設(shè)計要求連接好線以后,進行波形仿真,仿真結(jié)果正確后下載程序并對試驗箱進行調(diào)試,使其最終的顯示結(jié)果符合設(shè)計要求。</p>&l

4、t;p><b>  二、方案設(shè)計與論證</b></p><p>  在硬件時鐘電路的基礎(chǔ)上,采用分頻器,輸出一個1S的時鐘信號,在時鐘信號的控制下,實現(xiàn)主干道和支干道紅綠燈交替顯示。</p><p>  紅綠燈交通燈控制器層次設(shè)計:</p><p>  EDA技術(shù)的基本設(shè)計方法有電路級設(shè)計方法和系統(tǒng)級設(shè)計方法。電路級設(shè)計方法已經(jīng)不能適應(yīng)新

5、的形勢,本系統(tǒng)采用的是系統(tǒng)級層次設(shè)計方法,對整個系統(tǒng)進行方案設(shè)計和功能劃分,系統(tǒng)的關(guān)鍵電路用一片F(xiàn)PGA芯片實現(xiàn),首先用VHDL語言編寫各個功能模塊程序,最后通過綜合器和適配器生成最終的目標(biāo)器件,然后用頂層原理圖將各功能模塊連接起來。下面給出各模塊的VHDL設(shè)計過程和仿真結(jié)果。</p><p>  系統(tǒng)時序發(fā)生電路clk_gen的VHDL設(shè)計</p><p>  在紅綠燈交通信號控制系統(tǒng)中

6、,大多數(shù)的情況是通過自動控制的方式指揮交通的。因此,為了避免意外事件的發(fā)生,電路必須給一個穩(wěn)定的時鐘(clock)才能讓系統(tǒng)正常運作。但為了配合高峰時段,防止交通擁擠,有時也必須使用手動控制,即讓交警能夠順利地指揮交通。Clk_gen電路最主要的功能就是產(chǎn)生一些額外的輸出信號,并將其用做后續(xù)幾個電路的使能(enable)控制與同步信號處理。</p><p>  該電路的核心部分就是分頻電路,通過對外接信號發(fā)生器提

7、供1kHz的時鐘信號進行1000分頻,得到一個周期為1秒的輸出使能信號ena_lhz(占空比1:1000)和flash_lhz(占空比1:1);4分頻后得到紅綠燈信號譯碼電路所需的頻率為250Hz的顯示使能信號ena_scan。</p><p>  architecture one of fenpingqi is</p><p>  signal counter:integer range

8、 0 to 4999999;</p><p><b>  Begin</b></p><p>  process (CLR,CLK)</p><p><b>  Begin</b></p><p>  if(CLK='1' and CLK'event) then</p&

9、gt;<p>  if CLR='1' then</p><p>  counter<=0;</p><p>  elsif counter =4999999 then</p><p>  counter<=0;</p><p><b>  q<=not q;</b><

10、;/p><p><b>  else </b></p><p>  counter<=counter+1;</p><p><b>  end if;</b></p><p><b>  end if;</b></p><p>  end proces

11、s;</p><p><b>  end one;</b></p><p>  開關(guān)控制部分的ASM圖</p><p>  i、j、k、分別代表開關(guān)狀態(tài);1表示開關(guān)閉合,為高電平;0表示開關(guān)斷開為低電平。當(dāng)開關(guān)處于不同的狀態(tài)時,分別給變量G不同的值,用來實現(xiàn)控制通行時間。</p><p><b>  x<

12、=i&j&k;</b></p><p>  cnt:process (clk)</p><p>  variable s:integer range 0 to 49;</p><p>  variable g:integer range 0 to 49;</p><p>  variable nclr,en:bit

13、; </p><p><b>  Begin</b></p><p>  if x<="001"then g:=29;</p><p>  elsif x<="010"then g:=39;</p><p>  elsif x<="100"

14、;then g:=49;</p><p>  else g:=0;</p><p><b>  end if;</b></p><p>  信號燈轉(zhuǎn)換控制部分的ASM圖</p><p>  Rm、Ym、Gm分別表示主干道紅、黃、綠;Rf、Yf、Gf分別表示支道紅、黃、綠;</p><p>  S表

15、示燈亮的時間;nclr是計時器的清零端,低電平有清零;en是計時器的使能端,高電平使能。</p><p>  if (clk'event and clk='1') then </p><p>  if nclr='0' then s:=0; </p><p>  elsif en='0' then

16、s:=s; </p><p>  else s:=s+1; </p><p><b>  end if;</b></p><p>  case state is</p><p>  when a=>rm<='0';ym<='0

17、';gm<='1'; </p><p>  rf<='1';yf<='0';gf<='0';</p><p>  if s=g then</p><p>  state <=b;nclr:='0';en:='0';</p>

18、;<p><b>  Else</b></p><p>  state<=a;nclr:='1';en:='1';</p><p><b>  end if;</b></p><p><b>  3、狀態(tài)裝換</b></p><p

19、>  (1)開始設(shè)置為支路為綠燈、主路為紅燈,持續(xù)時間為30秒;</p><p>  (2)30秒后,支路由綠燈變?yōu)辄S燈,主路紅燈不變,持續(xù)時間為4秒;</p><p>  (3)4秒后,支路由黃燈變?yōu)榧t燈,主路由紅燈變?yōu)榫G燈,持續(xù)時間30秒;</p><p>  (4)30秒后,支路紅燈不變,主路由綠燈變?yōu)辄S燈,持續(xù)時間為4秒;</p><

20、;p>  (5)4秒后,支路由紅燈變?yōu)榫G燈,主路由黃燈變?yōu)榫G燈,持續(xù)時間為30秒;</p><p>  隨時間,主、支系統(tǒng)依次循環(huán),可以自動切換,紅綠燈時間間隔可以手動設(shè)置,以適應(yīng)不同需求。</p><p>  case state is</p><p>  when a=>rm<='0';ym<='0';gm

21、<='1'; </p><p>  rf<='1';yf<='0';gf<='0';</p><p>  if s=g then</p><p>  state <=b;nclr:='0';en:='0';</p><p

22、><b>  Else</b></p><p>  state<=a;nclr:='1';en:='1';</p><p><b>  end if;</b></p><p>  when b=>rm<='0';ym<='1';g

23、m<='0';</p><p>  rf<='1';yf<='0';gf<='0';</p><p>  if s=3 then</p><p>  state <=c;nclr:='0';en:='0';</p><p&

24、gt;<b>  Else</b></p><p>  state<=b;nclr:='1';en:='1';</p><p><b>  end if;</b></p><p>  when c=>rm<='1';ym<='0';gm

25、<='0';</p><p>  rf<='0';yf<='0';gf<='1';</p><p>  if s=g then</p><p>  state <=d;nclr:='0';en:='0';</p><p&g

26、t;<b>  Else</b></p><p>  state<=c;nclr:='1';en:='1';</p><p><b>  end if;</b></p><p>  when d=>rm<='1';ym<='0';gm&

27、lt;='0';</p><p>  rf<='0';yf<='1';gf<='0';</p><p>  if s=3 then</p><p>  state <=a;nclr:='0';en:='0';</p><p>

28、;<b>  Else</b></p><p>  state<=d;nclr:='1';en:='1';</p><p><b>  end if;</b></p><p><b>  end case;</b></p><p><

29、b>  總原理圖</b></p><p><b>  1、電路連接圖</b></p><p><b>  2、分頻器模塊 </b></p><p>  3、交通燈控制器模塊</p><p><b>  4、波形仿真</b></p><p&

30、gt;<b>  仿真圖一</b></p><p><b>  仿真圖二</b></p><p><b>  硬件仿真:</b></p><p>  為了能對所設(shè)計的紅綠燈交通燈控制器電路進行硬件測試,應(yīng)將其輸入輸出信號鎖定在開發(fā)系統(tǒng)的目標(biāo)芯片引腳上,并重新編譯,然后對目標(biāo)芯片進行編程下載,完成紅綠燈

31、交通燈控制器的最終開發(fā),其硬件測試示意圖如圖6-62。不失一般性,本設(shè)計選用的EDA開發(fā)平臺為GW48電路模式為No.5,選擇目標(biāo)器件為Cylone系列EP1C3T144C8芯片。</p><p>  鎖定引腳時將CLK接至clock2(接受1kHz的時鐘頻率);內(nèi)部自復(fù)位信號同鍵3(PIO8)相連;手動、自動切換鈕(1:自動、0手動)接鍵4(PIO9);:紅綠燈狀態(tài)切換鍵(每按一次就切換一個狀態(tài))接鍵5(PIO

32、13); R1接發(fā)光二級管D8(PIO23)用于指示南北路口紅燈;G1接發(fā)光二級管D7(PIO22)用于指示南北路口綠燈;Y1接發(fā)光二級管D6(PIO21)用于指示南北路口黃燈;R0接發(fā)光二級管D5(PIO20)用于指示東西路口紅燈;G0接發(fā)光二級管D4(PIO19)用于指示東西路口綠燈;Y0接發(fā)光二級管D3(PIO18)用于指示東西路口紅燈;NEXT_S 接發(fā)光二級管D1(PIO16)用于轉(zhuǎn)態(tài)指示。</p><p&

33、gt;  引腳鎖定完成后,重新對該工程進行編譯,綜合適配后將配置數(shù)據(jù)下載入GW48實驗平臺的FPGA中(有關(guān)CLK等引腳在FPGA芯片EP1C6Q240C8引腳中的序號,請參見EDA書后的附錄的附表)。</p><p>  選模式5,情況一(紅綠燈間隔30秒,黃綠間隔5秒),設(shè)定最右邊三個燈(從右到左)為支路燈:紅燈、綠燈、黃燈;緊接著為主路:紅燈、綠燈、黃燈(6號燈已壞順延到7號燈);</p>&

34、lt;p><b>  仿真圖片如下:</b></p><p>  圖一:支路綠燈,主路紅燈</p><p>  圖二:支路黃燈,主路紅燈</p><p>  圖三:支路紅燈,主路綠燈</p><p>  圖四:支路紅燈,主路黃燈</p><p>  圖五:支路綠燈,主路紅燈</p>

35、;<p><b>  五、實驗?zāi)康?lt;/b></p><p>  1. 熟練掌握VHDL 語言和MAX+ PLUSII 軟件的使用;</p><p>  2. 理解狀態(tài)機的工作原理和設(shè)計方法;</p><p>  3. 掌握利用EDA 工具進行自頂向下的電子系統(tǒng)設(shè)計方法</p><p><b>  

36、六、實驗步驟</b></p><p>  1.將實驗系統(tǒng)上RS232接口與計算機串行口相連。</p><p>  2.用VHDL將兩個方案的源程序輸入MAX+ PLUSII 軟件中。</p><p>  3.編譯程序并進行引腳分配,最后將程序下載到器件中去。</p><p><b>  七、結(jié)果分析</b>&

37、lt;/p><p>  本次課程設(shè)計基本上滿足了任務(wù)的設(shè)計要求,可以通過開關(guān)手動設(shè)置主干道和支道每次通行的時間分別為為30s、40s、50s,從而控制通行時間長短的轉(zhuǎn)換;各個狀態(tài)之間的轉(zhuǎn)化及各個狀態(tài)的通行時間也可以滿足“主干道和支干道自動循環(huán)。主干道和支道每次通行的時間為30s,而在兩個狀態(tài)交換過程出現(xiàn)的"主黃,支紅"和"主紅,支黃"狀態(tài),持續(xù)時間都為4s”的設(shè)計要求。<

38、/p><p>  但是設(shè)計也存在一定的缺陷,設(shè)計只能完成當(dāng)開關(guān)i,j,k只有一個為高電平時使交通燈正常工作,,其他狀態(tài)時定義G=0,這時交通燈不能正常工作。例如當(dāng)X=I&J&K=’101’,時,其波形仿真各個狀態(tài)時間通行時間長短會出現(xiàn)差錯,如下圖</p><p>  然而,這種狀況在實際生活中是不允許出現(xiàn)的。其解決方法是:在各個when語句后增加一條if判斷語句,判斷如果g等于

39、0,則保持原狀態(tài),如果g不等于0,則執(zhí)行原來方案中的狀態(tài)轉(zhuǎn)換語句。</p><p><b>  八、硬件要求</b></p><p>  主芯片EPF10K10LC84-4;6個LED燈(紅、黃、綠各兩個);四個開關(guān)。</p><p><b>  九、心得體會</b></p><p>  通過課程設(shè)

40、計能提高學(xué)生對所學(xué)知識的綜合應(yīng)用能力,能全面檢查并掌握所學(xué)內(nèi)容,在這學(xué)期的課程設(shè)計中,在收獲知識的同時,還收獲了閱歷,收獲了成熟,在此過程中,我們通過查找資料,請教老師,以及不懈的努力,不僅培養(yǎng)了獨立思考、動手操作的能力,在各種其它能力上也都有了提高。更重要的是,我們學(xué)會了很多學(xué)習(xí)的方法。</p><p>  通過本學(xué)期的這次的課程設(shè)計與幾次實驗,我學(xué)會了VHDL語言的一些基本用法,應(yīng)用了原來不會或者不熟練的句型

41、,如process進程,也學(xué)會了一些基本功能的實現(xiàn)方法,如分頻,狀態(tài)控制等。雖然這次實驗遇到的問題不少,但是在老師以及同學(xué)的幫助下,我都順利地解決了,并為將來的實踐積累了寶貴的經(jīng)驗和教訓(xùn)。通過經(jīng)常和老師、同學(xué)交流,以便及時發(fā)現(xiàn)自己在實驗中的紕漏和不足,促進進步。</p><p>  EDA設(shè)計中程序調(diào)試最為重要,我在編完各模塊程序之后,編譯查錯最初有很多錯誤,有輸入錯誤,語法錯誤,通過反復(fù)的修改最終通過了編譯。必

42、須注意工程名和實體名的一致,在仿真無誤的情況下把程序下載到是芯片中,進行硬件的調(diào)試。邏輯正確和仿真真確并不代表著實際實驗的正確,通常情況下,要適當(dāng)?shù)卣{(diào)整邏輯以適應(yīng)硬件。要特別注意仿真時出現(xiàn)的毛刺和偏差,到底是由于仿真設(shè)置不合理還是仿真結(jié)果確實有問題。</p><p>  這次課程設(shè)計雖然結(jié)束了,也留下了很多遺憾,因為由于時間的緊缺和許多課業(yè)的繁忙,并沒有做到最好,但是,最起碼我們沒有放棄,它是我們的驕傲!相信以后

43、我們會以更加積極地態(tài)度對待我們的學(xué)習(xí)、對待我們的生活。</p><p>  實驗的順利完成,與老師的熱心指導(dǎo)是分不開的,最后十分感謝胡輝老師的認(rèn)真負(fù)責(zé)的工作,讓我受益匪淺!</p><p><b>  十、參考文獻</b></p><p>  《EDA技術(shù)與實驗》 機械工業(yè)出版社 李國洪、胡輝、沈明山<

44、/p><p>  《EDA技術(shù)實驗與課程設(shè)計》 清華大學(xué)出版社 曹新燕、周鳳臣、聶春燕</p><p>  《EDA技術(shù)綜合應(yīng)用實例與分析》 西安電子科技大學(xué)出版社 譚會生、翟遂春</p><p><b>  附件</b></p><p><b>  1、頂層設(shè)計代碼</b><

45、;/p><p>  library ieee; </p><p>  use ieee.std_logic_1164.all;</p><p>  use ieee.std_logic_arith.all;</p><p>  use ieee.std_logic_unsigned.all;</p><p>  ENTI

46、TY JiaoTongDeng is</p><p>  port(clr,clk,i,j,k:in std_logic;</p><p>  rm,ym,gm,rf,yf,gf:out std_logic;</p><p>  recount:out std_logic;</p><p>  NEXT_S:out std_logic);&l

47、t;/p><p>  end entity JiaoTongDeng;</p><p>  architecture JTD of JiaoTongDeng is</p><p>  component fenpingqi</p><p>  port(CLR,CLK:in std_logic;</p><p>  q:b

48、uffer std_logic);</p><p>  end component;</p><p>  component kongzhi</p><p>  port(clk,i,j,k:in std_logic;</p><p>  rm,ym,gm,rf,yf,gf:out std_logic);</p><p&g

49、t;  end component;</p><p>  component count_down</p><p>  port(clk,reset, ena_1Hz, recount: in std_logic;</p><p>  load: in std_logic_vector(7 downto 0);</p><p>  seg7:

50、out std_logic_vector(15 downto 0);</p><p>  next_state: out std_logic);</p><p>  end component;</p><p>  signal Q, signal recount_1,signal next_state_1:std_logic;</p><p&g

51、t;<b>  begin</b></p><p>  u1: fenpingqi port map(CLR=>clr,CLK=>clk,q=>Q);</p><p>  u2: kongzhi port </p><p>  map(i=>i,j=>j,k=>k,clk=>Q,rm=>rm,ym

52、=>ym,gm=>gm1,rf=>rf,</p><p>  yf=>yf,gf=>gf);</p><p>  u3:count_down</p><p>  port map(RE,CLK,ena_1Hz_1,recount_1,load,S,next_state_1);</p><p>  NEXT_S&l

53、t;=next_state_1;</p><p>  end architecture JTD;</p><p>  分頻器代碼 </p><p>  library ieee; </p><p>  use ieee.std_l

54、ogic_1164.all;</p><p>  use ieee.std_logic_arith.all;</p><p>  use ieee.std_logic_unsigned.all;</p><p>  entity fenpingqi is</p><p>  port (CLR,CLK:in std_logic ;</p

55、><p>  q:buffer std_logic);</p><p>  end fenpingqi;</p><p>  architecture one of fenpingqi is</p><p>  signal counter:integer range 0 to 4999999;</p><p><b

56、>  Begin</b></p><p>  process (CLR,CLK)</p><p><b>  Begin</b></p><p>  if(CLK='1' and CLK'event) then</p><p>  if CLR='1' then&

57、lt;/p><p>  counter<=0;</p><p>  elsif counter =4999999 then</p><p>  counter<=0;</p><p><b>  q<=not q;</b></p><p><b>  else </b

58、></p><p>  counter<=counter+1;</p><p><b>  end if;</b></p><p><b>  end if;</b></p><p>  end process;</p><p><b>  end on

59、e;</b></p><p>  3、交通燈控制器代碼 </p><p>  library ieee;</p><p>  use ieee.std_logic_1164.all;</p><p>  use ieee.std_logic_arith.all;</p><p>  u

60、se ieee.std_logic_unsigned.all;</p><p>  entity kongzhi is</p><p>  port (clk,i,j,k:in std_logic;</p><p>  rm,ym,gm,rf,yf,gf:out std_logic);</p><p>  end kongzhi;</p

61、><p>  architecture arc of kongzhi is</p><p>  type state_type is (a,b,c,d);</p><p>  signal state:state_type;</p><p>  signal x:std_logic_vector(2 downto 0);</p>

62、<p><b>  Begin</b></p><p><b>  x<=i&j&k;</b></p><p>  cnt:process (clk)</p><p>  variable s:integer range 0 to 49;</p><p>  var

63、iable g:integer range 0 to 49;</p><p>  variable nclr,en:bit; </p><p><b>  Begin</b></p><p>  if x<="001"then g:=29;</p><p>  elsif x<=&q

64、uot;010"then g:=39;</p><p>  elsif x<="100"then g:=49;</p><p>  else g:=0;</p><p><b>  end if;</b></p><p>  if (clk'event and clk='

65、;1') then </p><p>  if nclr='0' then s:=0; </p><p>  elsif en='0' then s:=s; </p><p>  else s:=s+1; </p><p><b>  

66、end if;</b></p><p>  case state is</p><p>  when a=>rm<='0';ym<='0';gm<='1'; </p><p>  rf<='1';yf<='0';gf<='0

67、';</p><p>  if s=g then</p><p>  state <=b;nclr:='0';en:='0';</p><p><b>  Else</b></p><p>  state<=a;nclr:='1';en:='1&

68、#39;;</p><p><b>  end if;</b></p><p>  when b=>rm<='0';ym<='1';gm<='0';</p><p>  rf<='1';yf<='0';gf<='0&

69、#39;;</p><p>  if s=3 then</p><p>  state <=c;nclr:='0';en:='0';</p><p><b>  Else</b></p><p>  state<=b;nclr:='1';en:='1&#

70、39;;</p><p><b>  end if;</b></p><p>  when c=>rm<='1';ym<='0';gm<='0';</p><p>  rf<='0';yf<='0';gf<='1&#

71、39;;</p><p>  if s=g then</p><p>  state <=d;nclr:='0';en:='0';</p><p><b>  Else</b></p><p>  state<=c;nclr:='1';en:='1

72、9;;</p><p><b>  end if;</b></p><p>  when d=>rm<='1';ym<='0';gm<='0';</p><p>  rf<='0';yf<='1';gf<='0

73、9;;</p><p>  if s=3 then</p><p>  state <=a;nclr:='0';en:='0';</p><p><b>  Else</b></p><p>  state<=d;nclr:='1';en:='1'

74、;;</p><p><b>  end if;</b></p><p><b>  end case;</b></p><p><b>  end if;</b></p><p>  end process cnt;</p><p><b>

75、  end arc;</b></p><p>  4、兩位七段譯碼輸出顯示代碼</p><p>  LIBRAYR IEEE;</p><p>  USE IEEE.std_logic_1164.all;</p><p>  USE IEEE.std_logic_arith.all;</p><p>  U

76、SE IEEE.std_logic_unsigned.all;</p><p>  ENTITY count_down IS</p><p>  port(reset, clk, ena_1Hz, recount: in std_logic;</p><p>  load: in std_logic_vector(7 downto 0);</p>&l

77、t;p>  seg7:out std_logic_vector(15 downto 0);</p><p>  next_state: out std_logic);</p><p><b>  end; </b></p><p>  ARCHITECTURE BEHAVIOR of count_down IS </p&

78、gt;<p>  signal cnt_ff:std_logic_vector(7 downto 0); </p><p><b>  begin</b></p><p>  count:process(clk,reset)</p><p><b>  begin</b></p><p&g

79、t;  if (reset='1') then</p><p>  cnt_ff<="00000000"; seg7<="0000000000000000"; </p><p>  elsif (clk'event and clk='1') then</p><p>  

80、if ena_1Hz='1' then</p><p>  if (recount='1') then</p><p>  cnt_ff<=load-1;</p><p><b>  else</b></p><p>  cnt_ff<=cnt_ff-1; </p>

81、;<p><b>  end if;</b></p><p>  end if; </p><p>  case conv_integer(cnt_ff) is</p><p>  when 0=>seg7(15 downto 0)<="0011111100111111";--dt

82、 gfedcba(十位) dt gfedcba(個位)</p><p>  when 1=>seg7(15 downto 0)<="0011111100000110";</p><p>  when 2=>seg7(15 downto 0)<="0011111101011011";</p><p>

83、;  when 3=>seg7(15 downto 0)<="0011111101001111";</p><p>  when 4=>seg7(15 downto 0)<="0011111101100110";</p><p>  when 5=>seg7(15 downto 0)<="00111111

84、01101101";</p><p>  when 6=>seg7(15 downto 0)<="0011111101111101";</p><p>  when 7=>seg7(15 downto 0)<="0011111100000111";</p><p>  when 8=>s

85、eg7(15 downto 0)<="0011111101111111";</p><p>  when 9=>seg7(15 downto 0)<="0011111101111011";</p><p>  when 10=>seg7(15 downto 0)<="0000011000111111"

86、;</p><p>  when 11=>seg7(15 downto 0)<="0000011000000110";</p><p>  when 12=>seg7(15 downto 0)<="0000011001011011";</p><p>  when 13=>seg7(15 down

87、to 0)<="0000011001001111";</p><p>  when 14=>seg7(15 downto 0)<="0000011001100110";</p><p>  when 15=>seg7(15 downto 0)<="0000011001101101";</p>

88、;<p>  when 16=>seg7(15 downto 0)<="0000011001111101";</p><p>  when 17=>seg7(15 downto 0)<="0000011000000111";</p><p>  when 18=>seg7(15 downto 0)<=

89、"0000011001111111";</p><p>  when 19=>seg7(15 downto 0)<="0000011001111011";</p><p>  when 20=>seg7(15 downto 0)<="0101101100111111";</p><p&g

90、t;  when 21=>seg7(15 downto 0)<="0101101100000110";</p><p>  when 22=>seg7(15 downto 0)<="0101101101011011";</p><p>  when 23=>seg7(15 downto 0)<="0101

91、101101001111";</p><p>  when 24=>seg7(15 downto 0)<="0101101101100110";</p><p>  when 25=>seg7(15 downto 0)<="0101101101101101";</p><p>  when 2

92、6=>seg7(15 downto 0)<="0101101101111101";</p><p>  when 27=>seg7(15 downto 0)<="0101101100000111";</p><p>  when 28=>seg7(15 downto 0)<="01011011011111

93、11";</p><p>  when 29=>seg7(15 downto 0)<="0101101101111011"; </p><p>  when 30=>seg7(15 downto 0)<="0100111100111111";</p>

94、;<p>  when 31=>seg7(15 downto 0)<="0100111100000110";</p><p>  when 32=>seg7(15 downto 0)<="0100111101011011";</p><p>  when 33=>seg7(15 downto 0)<=

95、"0100111101001111";</p><p>  when 34=>seg7(15 downto 0)<="0100111101100110";</p><p>  when 35=>seg7(15 downto 0)<="0100111101101101";</p><p&g

96、t;  when 36=>seg7(15 downto 0)<="0100111101111101";</p><p>  when 37=>seg7(15 downto 0)<="0100111100000111";</p><p>  when 38=>seg7(15 downto 0)<="0100

97、111101111111";</p><p>  when 39=>seg7(15 downto 0)<="0100111101111011"; </p><p>  when others=>seg7(15 downto 0)<="0011111100111111";</p>

98、<p><b>  end case;</b></p><p><b>  end if;</b></p><p>  end process; </p><p>  next_state <= '1' when cnt_ff=1 else '0';

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論