版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、武漢軟件工程職業(yè)學(xué)院 武漢軟件工程職業(yè)學(xué)院自制 自制 EDA 開(kāi)發(fā)板 開(kāi)發(fā)板方案電子信息與自動(dòng)化工程系 電子信息與自動(dòng)化工程系有深入學(xué)習(xí)的同學(xué)來(lái)說(shuō),EDA 實(shí)驗(yàn)就是很好的學(xué)習(xí)機(jī)會(huì),在實(shí)踐中可以更好的學(xué)習(xí) EDA 技術(shù)。所以從實(shí)際出發(fā),設(shè)計(jì)出的一款成本底,功能全,符合學(xué)生自主創(chuàng)新學(xué)習(xí)模式需求的 FPGA 實(shí)驗(yàn)板,并開(kāi)發(fā)出一系列實(shí)驗(yàn)。其目的就是在教師的引導(dǎo)下,學(xué)生主動(dòng)參與,自主構(gòu)建,創(chuàng)造性地獲取知識(shí),發(fā)展創(chuàng)新精神,形成創(chuàng)新能力的學(xué)習(xí)活動(dòng)。二
2、、EDA 開(kāi)發(fā)板特色及硬件配置本開(kāi)發(fā)板支持硬件描述語(yǔ)言 VHDL/Verilog-HDL 的開(kāi)發(fā)與設(shè)計(jì),支持NIOSII 系統(tǒng)的開(kāi)發(fā)與設(shè)計(jì)。具有豐富的外圍接口模塊供用戶組合使用,提供接口豐富的擴(kuò)展板,針對(duì)音頻,視頻,網(wǎng)絡(luò)和無(wú)線等應(yīng)用提供參考設(shè)計(jì),可獨(dú)立/或用戶量身定制擴(kuò)展板,滿足各種特定應(yīng)用。其核心板 EP1C12 采用 6 層 PCB 設(shè)計(jì),系統(tǒng)穩(wěn)定。主芯片為 EP1C12 F324C8 Cyclone FPGA,配有 4 Mbits
3、 的 EPCS4 配置芯片、1 Mbytes SRAM、2 Mbytes NOR Flash ROM、4 個(gè)用戶自定義按鍵、4 個(gè)用戶自定義 LED、1 個(gè)七段碼 LED、標(biāo)準(zhǔn) AS 編程接口和 JTAG 調(diào)試接口、50MHz 高精度時(shí)鐘源、三個(gè)標(biāo)準(zhǔn) 2.54mm 擴(kuò)展供用戶擴(kuò)展、系統(tǒng)上電復(fù)位電路、支持+5V 直接輸入和板上電源管理等。FPGA 開(kāi)發(fā)板配有 1602 點(diǎn)陣式字符 LCD、RTC 實(shí)時(shí)時(shí)鐘、1×256 色 VGA
4、接口、1×RS232 串行接口、1×USB 接口(PDIUSBD12) 、SPI/IIS AUDIO CODEC 接口、1 個(gè)音頻喇叭輸出模塊、2×PS2 鍵盤(pán)/鼠標(biāo)接口、1×SDCard 接口,支持 SD/MMC 卡、12 BIT 串行 ADC/DAC(SPI) 、IIC 接口 EEPROM、1-Wire 1 線數(shù)字溫度傳感器、8×七段碼管 LED 顯示、16×自定義 L
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- eda開(kāi)發(fā)板經(jīng)費(fèi)
- eda嵌入式實(shí)驗(yàn)開(kāi)發(fā)板案例設(shè)計(jì)---綜合模塊
- 畢業(yè)論文——eda嵌入式實(shí)驗(yàn)開(kāi)發(fā)板案例設(shè)計(jì)---綜合模塊
- 單片機(jī)開(kāi)發(fā)板設(shè)計(jì)
- 試驗(yàn)開(kāi)發(fā)板電路圖.rar
- 分析各家2440開(kāi)發(fā)板的性價(jià)比
- 電子競(jìng)賽開(kāi)發(fā)板的設(shè)計(jì).pdf
- 試驗(yàn)開(kāi)發(fā)板電路圖.rar
- DSP開(kāi)發(fā)板電磁兼容研究.pdf
- 51單片機(jī)開(kāi)發(fā)板集錦
- 電子信息工程畢業(yè)設(shè)計(jì)eda嵌入式實(shí)驗(yàn)開(kāi)發(fā)板案例設(shè)計(jì)---綜合模塊
- 電子信息工程畢業(yè)論文eda嵌入式實(shí)驗(yàn)開(kāi)發(fā)板案例設(shè)計(jì)---綜合模塊
- 開(kāi)發(fā)板原理圖DDB文件.rar
- LPC824Lite_開(kāi)發(fā)板簡(jiǎn)介.pdf
- fpga開(kāi)發(fā)板使用說(shuō)明書(shū)
- 開(kāi)發(fā)板原理圖DDB文件.rar
- 單片機(jī)開(kāi)發(fā)板設(shè)計(jì)(定稿).doc
- 單片機(jī)開(kāi)發(fā)板設(shè)計(jì)(初稿).doc
- 51開(kāi)發(fā)板原理圖+試驗(yàn)程序
- ARM9實(shí)驗(yàn)開(kāi)發(fā)板設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論