

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、從初步探索于軍事對(duì)抗領(lǐng)域,到廣泛應(yīng)用于民用通信領(lǐng)域,擴(kuò)展頻譜通信已經(jīng)在抗干擾、抗多徑、抗噪聲、抗截獲等方面顯示出良好性能。這其中,直接序列擴(kuò)頻技術(shù)因其擴(kuò)頻序列具有良好的偽隨機(jī)性,還在信息隱蔽性和多址通信等方面展現(xiàn)出其獨(dú)有的優(yōu)勢(shì)。如何設(shè)計(jì)性能穩(wěn)定的同步鏈路和數(shù)據(jù)鏈路,對(duì)抗復(fù)雜的信道環(huán)境,完成幀頭的跟蹤與捕獲,補(bǔ)償信道引起的失真,成為直接序列擴(kuò)頻系統(tǒng)中的關(guān)鍵環(huán)節(jié)。
本文針對(duì)直接序列擴(kuò)頻系統(tǒng)的技術(shù)特點(diǎn),分析其在 AWGN(Addit
2、ive White Gaussian Noise)信道,Rayleigh信道和COST207信道下系統(tǒng)性能,利用Xilinx公司的xc5vsx95t芯片完成直接序列擴(kuò)頻系統(tǒng)的設(shè)計(jì)和硬件實(shí)現(xiàn),并對(duì)設(shè)計(jì)的硬件系統(tǒng)進(jìn)行測(cè)試。具體包括:
首先,利用Matlab仿真軟件,完成同步鏈路的設(shè)計(jì)和性能測(cè)試。同步鏈路設(shè)計(jì)主要包括擴(kuò)頻序列的選取,濾波器的設(shè)計(jì),幀同步設(shè)計(jì)和頻偏估計(jì)設(shè)計(jì)等。
其中,系統(tǒng)設(shè)計(jì)采用了兩種可配置的擴(kuò)頻因子。SF=
3、4時(shí),系統(tǒng)可以實(shí)現(xiàn)在良好信道環(huán)境下快速數(shù)據(jù)傳輸;SF=128時(shí),系統(tǒng)可以實(shí)現(xiàn)強(qiáng)干擾,強(qiáng)噪聲環(huán)境下可靠數(shù)據(jù)傳輸。幀同步過(guò)程中,采用滑動(dòng)相關(guān)的方式完成幀頭的捕獲與跟蹤。并利用相鄰兩個(gè)相關(guān)峰之間的相位差,估算出實(shí)時(shí)頻偏,補(bǔ)償射頻端帶來(lái)的頻率失真。在同步鏈路設(shè)計(jì)的基礎(chǔ)上,通過(guò)Matlab仿真選取適當(dāng)?shù)拈T限因子,測(cè)試同步鏈路在AWGN信道,Rayleigh信道和COST207信道中的同步性能。
其次,利用ISE(Integrated S
4、oftware Environment)等硬件設(shè)計(jì)工具,完成數(shù)據(jù)鏈路的設(shè)計(jì)和整個(gè)硬件系統(tǒng)的實(shí)現(xiàn)。此硬件系統(tǒng)由FPGA(Field-Programmable Gate Array)和DSP(Digital Signal Processor)協(xié)同完成。采用模塊化結(jié)構(gòu)進(jìn)行設(shè)計(jì)。其中DSP主要完成信號(hào)的調(diào)制解調(diào),編碼譯碼,誤碼統(tǒng)計(jì)等符號(hào)級(jí)數(shù)據(jù)處理;FPGA主要完成數(shù)據(jù)的擴(kuò)頻、加擾、同步、解擾、解擴(kuò)等碼片級(jí)數(shù)據(jù)處理。FPGA與DSP之間通過(guò)EMI
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 用FPGA實(shí)現(xiàn)直接序列擴(kuò)頻通信.pdf
- 直接序列擴(kuò)頻同步技術(shù)研究與系統(tǒng)的FPGA實(shí)現(xiàn).pdf
- 直接序列擴(kuò)頻系統(tǒng)的仿真及FPGA的實(shí)現(xiàn)設(shè)計(jì).pdf
- 直接序列擴(kuò)頻信號(hào)檢測(cè)算法的研究及FPGA實(shí)現(xiàn).pdf
- 多相制直接序列擴(kuò)頻通信系統(tǒng)研究及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的BDPSK直接序列擴(kuò)頻通信系統(tǒng)的研究.pdf
- 直接序列擴(kuò)頻無(wú)線收發(fā)信機(jī)的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 直接序列擴(kuò)頻通信系統(tǒng)設(shè)計(jì)和仿真 實(shí)現(xiàn)
- 直接序列擴(kuò)頻信號(hào)窄帶干擾抑制技術(shù)研究與實(shí)現(xiàn).pdf
- 直接序列擴(kuò)頻編碼捕捉的研究.pdf
- 直接序列擴(kuò)頻通信原理的VHDL實(shí)現(xiàn).pdf
- 直接序列擴(kuò)頻通信系統(tǒng)中同步技術(shù)的研究.pdf
- 直接序列擴(kuò)頻的DMF捕獲技術(shù)的仿真設(shè)計(jì).pdf
- 直接序列擴(kuò)頻通信中的同步技術(shù)研究.pdf
- 直接序列擴(kuò)頻超寬帶抗干擾技術(shù)研究.pdf
- 直接序列擴(kuò)頻系統(tǒng)中偽碼同步技術(shù)的研究.pdf
- 高動(dòng)態(tài)直接序列擴(kuò)頻接收機(jī)跟蹤技術(shù)研究與實(shí)現(xiàn).pdf
- 直接序列擴(kuò)頻通信系統(tǒng)偽碼同步技術(shù)的研究.pdf
- 直接序列擴(kuò)頻系統(tǒng)的線性調(diào)頻干擾抑制技術(shù)研究.pdf
- 基于直接序列擴(kuò)頻的內(nèi)河航道水聲通信技術(shù)研究.pdf
評(píng)論
0/150
提交評(píng)論