版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著科技社會(huì)的發(fā)展,監(jiān)控系統(tǒng)在日常生活、工業(yè)生產(chǎn)、國(guó)家安全等眾多領(lǐng)域得到廣泛的應(yīng)用,具有廣闊的應(yīng)用前景和研究?jī)r(jià)值。采用FPGA進(jìn)行設(shè)計(jì)的視頻監(jiān)控系統(tǒng)有良好的擴(kuò)展性能和相對(duì)穩(wěn)定的硬件結(jié)構(gòu)。
本文主要闡述了FPGA的嵌入式圖像監(jiān)控系統(tǒng)的工作原理,重點(diǎn)研究了視頻的采集和圖像的轉(zhuǎn)換存儲(chǔ)的開發(fā)方法。設(shè)計(jì)了合適的基于FPGA平臺(tái)使用運(yùn)動(dòng)物體檢測(cè)算法。還設(shè)計(jì)出將采集的有效視頻數(shù)據(jù)轉(zhuǎn)換成圖像文件存儲(chǔ)到SD卡的方法。硬件電路采用FPGA作為
2、核心負(fù)責(zé)整個(gè)系統(tǒng)的控制。擴(kuò)展外接圖像傳感器、SDRAM、FLASH、SRAM、TFT液晶顯示器、SD卡、USB等器件,實(shí)現(xiàn)了圖像的自動(dòng)采集、檢測(cè)、處理和存儲(chǔ)。FPGA內(nèi)部硬件電路采用Verilog HDL語言和原理圖混合設(shè)計(jì)的方法,采用結(jié)構(gòu)化模塊設(shè)計(jì)。最后通過NIOS系統(tǒng)軟件控制實(shí)現(xiàn)系統(tǒng)功能。
本設(shè)計(jì)中系統(tǒng)采集速度很快。由于系統(tǒng)采用FPGA單芯片方案,所以集成度高、可靠、靈活、功耗低,可以在很多場(chǎng)合代替?zhèn)鹘y(tǒng)的圖像監(jiān)控方案。
3、
主要工作如下:
1)分析圖像采集和圖像處理的原理和特點(diǎn),設(shè)計(jì)硬件電路的原理圖,完成系統(tǒng)PCB板圖的設(shè)計(jì)。
2)針對(duì)FPGA內(nèi)部功能模塊的進(jìn)行劃分使用Verilog HDL硬件描述語言進(jìn)行設(shè)計(jì)。
3)利用SOPC Builder完成NIOS處理器軟核及其外設(shè)的創(chuàng)建和配置。
4)根據(jù)FPGA內(nèi)部硬件電路的特點(diǎn),選擇適合FPGA的運(yùn)動(dòng)物體檢測(cè)算法,并對(duì)算法進(jìn)行優(yōu)化。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的嵌入式圖像監(jiān)控系統(tǒng)設(shè)計(jì).pdf
- 基于fpga的嵌入式系統(tǒng)設(shè)計(jì)
- 基于嵌入式的視頻監(jiān)控系統(tǒng)設(shè)計(jì).pdf
- 基于fpga的嵌入式系統(tǒng)設(shè)計(jì)外文翻譯
- 基于fpga的嵌入式系統(tǒng)設(shè)計(jì)外文翻譯
- 基于FPGA的嵌入式視頻監(jiān)控跟蹤系統(tǒng)研究.pdf
- 嵌入式視頻監(jiān)控系統(tǒng)的FPGA圖像處理子系統(tǒng)設(shè)計(jì).pdf
- 基于Internet的嵌入式監(jiān)控系統(tǒng)設(shè)計(jì).pdf
- arm嵌入式系統(tǒng)課程設(shè)計(jì)-基于嵌入式系統(tǒng)的煙氣檢測(cè)監(jiān)控系統(tǒng)
- 基于FPGA的嵌入式系統(tǒng)的研究及設(shè)計(jì).pdf
- 基于嵌入式的公交監(jiān)控系統(tǒng).pdf
- 基于嵌入式的機(jī)房監(jiān)控系統(tǒng).pdf
- 基于fpga的嵌入式系統(tǒng)設(shè)計(jì)外文翻譯(中文)
- 基于ARM的嵌入式監(jiān)控系統(tǒng).pdf
- 基于ARM嵌入式的監(jiān)控系統(tǒng).pdf
- 基于FPGA的嵌入式人臉識(shí)別系統(tǒng)設(shè)計(jì).pdf
- MemoryBox上基于FPGA的嵌入式系統(tǒng)的設(shè)計(jì).pdf
- 基于嵌入式linux的視頻監(jiān)控系統(tǒng)的設(shè)計(jì)
- 基于嵌入式的基站環(huán)境監(jiān)控系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的嵌入式圖形處理系統(tǒng)的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論