信號處理板的采集與顯示模塊的設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、高速信號采集與顯示技術在數(shù)字信號處理中起著非常重要的作用,信號采集部分的性能直接影響信號處理的結(jié)果進而決定整個系統(tǒng)的的性能。現(xiàn)代高速信號采集的高速度是建立在使用大規(guī)模集成電路、超高速數(shù)字信號處理器的基礎上的。高速信號顯示技術實時顯示采集到的高速數(shù)據(jù),通過液晶顯示器直觀地顯示模擬信號,這樣可以方便的分析處理信號。
   本文詳細論述了高速信號采集與顯示的設計和實現(xiàn)方案,提出了DSP+FPGA設計思路,并對系統(tǒng)各部分功能的實現(xiàn)方法做

2、了詳細的分析介紹。本設計使用TI公司的高性能浮點型DSP芯片TMS320C6713作為信號采集與顯示系統(tǒng)的核心,它負責控制整個系統(tǒng)的運行,同時進行數(shù)據(jù)處理。Altera公司的FPGA(現(xiàn)場可編程門陣列)作為整個系統(tǒng)的外圍控制器,負責控制系統(tǒng)的其它功能模塊,EP2CS90F1020控制AD9244模數(shù)轉(zhuǎn)換器的工作,EP2CS35F484負責控制LCD(液晶顯示)控制器。信號采集部分主要由FPGA控制,在FPGA內(nèi)部用邏輯構(gòu)成控制器和存儲器

3、,輸出邏輯時序驅(qū)動AD9244工作,使用兩個緩沖器對信號進行乒乓采集,DSP負責生成數(shù)字、漢字字模數(shù)據(jù)庫和圖形數(shù)據(jù),這些數(shù)據(jù)通過FPGA發(fā)送給LCD控制器進行信息顯示。
   本文對高速信號采集與顯示系統(tǒng)的設計方法進行了較深入地學習和研究。使用FPGA和DSP兩種高速信號處理芯片,可以隨時對可編程邏輯器件中的邏輯控制器和存儲器進行修改,不需要改變外圍電路,就可以改變系統(tǒng)的功能以適應不同的需求。
   論文開展的主要研究工

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論