版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、目前,數(shù)字圖像處理技術(shù)廣泛應(yīng)用于各個(gè)領(lǐng)域,向著實(shí)時(shí)性、高速性、高分辨率、多媒體化、智能化的方向發(fā)展。從而高速實(shí)時(shí)性的圖像處理算法迫切需要一個(gè)供其運(yùn)行的功能強(qiáng)大的圖像處理硬件平臺(tái)進(jìn)行驗(yàn)證。
本文的目的是構(gòu)建一個(gè)基于FPGA+DSP的實(shí)時(shí)圖像處理平臺(tái)系統(tǒng),可以很好的滿(mǎn)足現(xiàn)代圖像處理系統(tǒng)對(duì)速率、數(shù)據(jù)量、圖像處理系統(tǒng)體積、系統(tǒng)成本、功耗等的要求。它具有很好的實(shí)時(shí)性、小型化的特點(diǎn)。
本文的主要工作如下:
2、1.根據(jù)用戶(hù)的要求,對(duì)已經(jīng)提出的圖像處理硬件平臺(tái)方案進(jìn)行了詳細(xì)的分析及研究。對(duì)Sundance的TIM模塊的結(jié)構(gòu)和性能以及位于TIM模塊上的DSP和FPGA了進(jìn)行了研究,介紹了CCS、ISE和3L Diamond軟件的開(kāi)發(fā)使用環(huán)境,提出了對(duì)核心處理系統(tǒng)的驗(yàn)證方法和驗(yàn)證時(shí)所采用的技術(shù)。
2.對(duì)已設(shè)計(jì)的圖像處理硬件平臺(tái)方案進(jìn)行了驗(yàn)證,分別通過(guò)對(duì)可行性和實(shí)時(shí)性進(jìn)行驗(yàn)證,發(fā)現(xiàn)在核心處理模塊中,CP連線在模塊之間可以通信,而RSL總
3、線在模塊之間的通信失敗。通過(guò)分析,發(fā)現(xiàn)了RSL通信問(wèn)題所在,因此通過(guò)對(duì)課題的要求和硬件資源進(jìn)一步的分析,提出了新的核心處理模塊的方案。
3.對(duì)核心處理模塊改進(jìn)后的新方案進(jìn)行了可行性和實(shí)時(shí)性驗(yàn)證,通過(guò)模塊SMT395和SMT338之間的SHB總線對(duì)數(shù)據(jù)通信進(jìn)行設(shè)計(jì),并根據(jù)結(jié)果進(jìn)行分析,驗(yàn)證了新方案的可行性;在可行性的基礎(chǔ)上,通過(guò)對(duì)100張BMP格式的圖像進(jìn)行二值化處理的設(shè)計(jì),分析其結(jié)果,驗(yàn)證了新方案的實(shí)時(shí)性,處理速度達(dá)到了1
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種實(shí)時(shí)圖像處理硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種基于ARM+FPGA+DSP嵌入式實(shí)時(shí)圖像處理平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的圖像處理硬件平臺(tái)設(shè)計(jì).pdf
- 基于FPGA和DSP架構(gòu)的實(shí)時(shí)高速圖像處理系統(tǒng)的硬件平臺(tái)設(shè)計(jì).pdf
- 一種實(shí)時(shí)圖像處理系統(tǒng)的硬件平臺(tái)研究.pdf
- 基于ARM和DSP硬件平臺(tái)的實(shí)時(shí)圖像處理系統(tǒng).pdf
- 基于DSP和FPGA的圖像處理平臺(tái)的研究和實(shí)現(xiàn).pdf
- 一種實(shí)時(shí)圖像處理算法驗(yàn)證平臺(tái)的軟件設(shè)計(jì)和實(shí)現(xiàn).pdf
- 一種dsp處理平臺(tái)的低功耗設(shè)計(jì)與實(shí)現(xiàn)
- 基于dsp+fpga平臺(tái)的圖像處理硬件平臺(tái)實(shí)現(xiàn)設(shè)計(jì)【自動(dòng)化畢業(yè)論文】
- 基于FPGA和DSP的實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì).pdf
- 一種實(shí)時(shí)圖像監(jiān)測(cè)方法及其FPGA實(shí)現(xiàn).pdf
- 基于DSP和FPGA的視頻實(shí)時(shí)專(zhuān)用處理平臺(tái)設(shè)計(jì)與研究.pdf
- 基于DSP的手機(jī)實(shí)時(shí)圖像瀏覽平臺(tái)的硬件設(shè)計(jì).pdf
- 基于FPGA的實(shí)時(shí)圖像處理平臺(tái)的研究與設(shè)計(jì).pdf
- 基于DSP和FPGA為核心的通信信號(hào)處理硬件平臺(tái)設(shè)計(jì).pdf
- 基于DSP+FPGA的圖像處理電路板硬件設(shè)計(jì).pdf
- 一種基于硬件構(gòu)件的虛擬儀器平臺(tái)的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 一種基于DSP的數(shù)字水印檢測(cè)系統(tǒng)的硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種基于FPGA的新的SVM硬件實(shí)現(xiàn)方法.pdf
評(píng)論
0/150
提交評(píng)論