2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩84頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、YHFT-XX是一款國產(chǎn)的高性能多核數(shù)字信號處理(DSP)芯片,內(nèi)核采用11發(fā)射超長指令字(VLIW)結(jié)構(gòu),單條指令40或80位。向量處理部件(PXX)是DSP內(nèi)核中面積最大的一個模塊,每個PXX內(nèi)部包含16個向量執(zhí)行部件(PX),PX性能的好壞直接關(guān)系到整個芯片的性能。這款芯片要求DSP主頻達到1GHz以上,這一設(shè)計目標對PX的設(shè)計與優(yōu)化提出了嚴峻的挑戰(zhàn)。本文首先通過分析PX的整體結(jié)構(gòu)確定了層次化設(shè)計方法,根據(jù)DC綜合結(jié)果確定了各個模

2、塊所必須采取的優(yōu)化策略,然后采用不同的優(yōu)化方法對PX內(nèi)各個模塊進行了優(yōu)化設(shè)計,有效地減少了面積、降低了功耗、達到了1GHz以上工作頻率的設(shè)計目標。
  本研究主要內(nèi)容包括:⑴基于ASIC自動綜合的方法得到了整個PX中各個子模塊的時序和面積數(shù)據(jù),經(jīng)過綜合結(jié)果分析,確定了層次化綜合策略和不同模塊采用不同優(yōu)化措施的整體優(yōu)化方案。首先在微體系結(jié)構(gòu)級對關(guān)鍵路徑進行優(yōu)化,然后對向量寄存器文件(RF)和向量乘累加(Multiply and Ac

3、cumulator,MAC)部件中的64位乘法器采用定制設(shè)計與優(yōu)化方法,其它子模塊采用半定制設(shè)計與優(yōu)化方法。⑵研究分析了各種微體系結(jié)構(gòu)優(yōu)化方法,并對RF中旁路譯碼模塊、存儲陣列寫譯碼模塊和旁路陣列等關(guān)鍵模塊進行了優(yōu)化設(shè)計,其關(guān)鍵路徑可以減少15%的延時,32位乘法器面積減少64%。⑶完成了RF模塊的全定制與半定制混合設(shè)計優(yōu)化和64位乘法器模塊基于數(shù)據(jù)流驅(qū)動的手工半定制設(shè)計優(yōu)化,以及其它模塊的半定制設(shè)計,有效地縮短了設(shè)計周期、減少了面積、

4、降低了功耗、提高了性能。64位乘法器和RF中全定制模塊時序滿足1GHz的設(shè)計目標,同時面積滿足設(shè)計需求。⑷完成了對PX各模塊的層次化物理設(shè)計與集成。首先分別對MAC和RF進行物理設(shè)計,其中對RF中旁路陣列與二選一和64位乘法器采用基于數(shù)據(jù)流驅(qū)動的手工半定制物理設(shè)計方式實現(xiàn),最后在PX頂層調(diào)用RF中的全定制宏模塊和采用半定制設(shè)計的模塊MAC,完成整個物理設(shè)計的集成與優(yōu)化,取得了顯著的效果。在時鐘周期為950ps的約束下,PX兩種布局方案都

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論