基于FPGA的多帶激勵(lì)語音編碼器的研究與設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩73頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字語音通信中,語音信號直接數(shù)字化所需的數(shù)碼率太高,為了提高傳輸和存儲的效率,充分利用信道容量,必須對數(shù)字語音信號進(jìn)行壓縮編碼。通過降低編碼速率,可以使同樣的信道容量能夠傳輸更多路的語音信號,在傳輸比特限制十分嚴(yán)格的場合,低速率語音編碼具有特別重要的意義。 在現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)中,F(xiàn)PGA因?yàn)楦呒啥?,高可靠性,設(shè)計(jì)周期短和投資小逐步成為復(fù)雜數(shù)字系統(tǒng)設(shè)計(jì)的理想首選,尤其是在通信系統(tǒng)中大量地使用,把低速率的語音編碼器在FPGA中設(shè)計(jì)

2、,可以提高通信系統(tǒng)中的FPGA的利用率,節(jié)約成本。 本文闡述了一種基于FPGA的多帶激勵(lì)語音編碼器的研究與設(shè)計(jì),首先介紹語音編碼研究的發(fā)展?fàn)顩r以及低速率語音編碼研究的意義,接著對比分析了傳統(tǒng)二元激勵(lì)LPC聲碼器模型和多帶激勵(lì)編碼器模型,并深入研究了多帶激勵(lì)語音編碼參數(shù)提取的頻域和時(shí)域分析法,然后根據(jù)實(shí)際應(yīng)用的實(shí)時(shí)性要求,為了減小運(yùn)算量,在基音周期參數(shù)的提取的算法實(shí)現(xiàn)上,本文采用在時(shí)域進(jìn)行基音粗估運(yùn)算,在頻域進(jìn)行基音精細(xì)估計(jì)運(yùn)算。

3、得到基音周期后,對語音幀頻帶按基音頻率的諧波進(jìn)行分帶處理,并對每個(gè)帶進(jìn)行V/U判決和幅度估計(jì)。把基音周期信息、V/U判決信息和幅度信息傳送給解碼器就可以合成語音。本文選用型號為xc3s200的FPGA作為設(shè)計(jì)編碼器的核心硬件,介紹了其內(nèi)部所含的硬件資源,并研究了利用systemgenerator基于FPGA設(shè)計(jì)DSP的方法和步驟,最后,本文把重點(diǎn)放在多帶激勵(lì)語音編碼器的設(shè)計(jì)上,利用simulink,ISE和systemgenerator

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論