版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、隨著我國經(jīng)濟的發(fā)展,消費者支付方式已經(jīng)由傳統(tǒng)的直接貨幣交易形式向多元化轉(zhuǎn)變,出現(xiàn)了在線刷卡交易,電子錢包等一系列新興的交易方式。這些手段實現(xiàn)了貨幣電子化,使得消費場所由傳統(tǒng)的現(xiàn)金流通轉(zhuǎn)變成為部分或者是完全的無紙化電子貨幣交易。金融機構和各商家、運營商也適時地推出了許多自助設備以完成各類日常生活消費費用的繳納,例如:水、電、氣、電話、手機等費用的充值。在此背景下,整個社會對于帶有POS支付功能的電子交易終端有很大的需求。目前.我國刷卡消費
2、的商品占零售額總比例只有10%,因此,各類型電子交易終端的市場潛力巨大。 本設計正是在這一巨大的市場需求背景下完成的一項嵌入式系統(tǒng)產(chǎn)品。它采用東南大學國家(ASIC)專用集成電路系統(tǒng)工程技術研究中心自主研發(fā)的SEP3203嵌入式微處理器(內(nèi)部代號G4)作為主處理器。這是一款16/32位RISC(Reduced Instruction Set Computer,精簡指令集計算機)微處理器,采用ARM7TDMI內(nèi)核。軟件平臺采用AS
3、IX OS嵌入式實時操作系統(tǒng)。數(shù)據(jù)信號經(jīng)過PSTN(Public Switched Telephone Network)網(wǎng)絡與中心控制平臺相聯(lián),實現(xiàn)電子交易終端與總控制平臺的信息交互。本設計在一個相對通用的硬件平臺(其中包含CPU模塊、磁卡讀卡器、IC卡讀卡器、鍵盤、液晶屏幕、打印機等)的基礎上,以子板的形式靈活的加載不同的通信模塊,配以相應的上層應用軟件即可適應不同客戶的需求,既可作為安全級別較低的電信運營商的紙質(zhì)電話卡售卡終端平臺,
4、又可作為安全級別較高的銀行POS終端,具有良好的平臺擴展性。 具體的工作是從制定硬件和軟件架構方案開始,完成SEP3203主處理器與磁卡讀卡器、IC卡讀卡器,鍵盤,液晶屏幕、打印機等硬件電路設計及預留主處理器與各種通信模塊的硬件接口設計,編寫各個模塊的底層驅(qū)動程序。研讀數(shù)據(jù)鏈路層中HDLC(High-level DataLink Control,高級數(shù)據(jù)鏈路控制)網(wǎng)絡控制協(xié)議,設計編寫通信協(xié)議軟件并調(diào)試。實現(xiàn)調(diào)制解調(diào)芯片與上層應
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于G4系列微處理器Web Server終端關鍵技術的實現(xiàn).pdf
- 基于G4 Plus嵌入式微處理器的圖像處理顯示技術的實現(xiàn).pdf
- 基于FPGA技術的嵌入式微處理器設計研究.pdf
- 基于嵌入式微處理器的測試技術研究.pdf
- 嵌入式微處理器的低功耗實現(xiàn)研究.pdf
- 基于SPARC IU的嵌入式微處理器設計.pdf
- 基于G4系列微處理器的高精度數(shù)據(jù)采集系統(tǒng)的實現(xiàn).pdf
- 嵌入式微處理器開發(fā)系統(tǒng)的設計.pdf
- 嵌入式微處理器未來市場趨勢
- 基于SEP4020嵌入式微處理器的無線視頻監(jiān)控終端設計.pdf
- 嵌入式微處理器整數(shù)部分的設計與實現(xiàn).pdf
- 基于嵌入式微處理器的FIR濾波器設計.pdf
- SoC中嵌入式微處理器調(diào)試技術的研究與實現(xiàn).pdf
- 32位RISC嵌入式微處理器設計.pdf
- 基于G4+微處理器嵌入式GUI的設計與實現(xiàn).pdf
- 嵌入式微處理器DMA的系統(tǒng)級優(yōu)化及實現(xiàn).pdf
- 嵌入式微處理器可測性設計研究與實現(xiàn).pdf
- 基于ARMv4架構的嵌入式微處理器設計.pdf
- 嵌入式微處理器CISC內(nèi)核設計與研究.pdf
- 32位RISC嵌入式微處理器設計研究.pdf
評論
0/150
提交評論