MCS8051以及DS80C320單片機軟核的設計.pdf_第1頁
已閱讀1頁,還剩88頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本文主要介紹了在研究生學習階段所設計的兩款通過 FPGA芯片下載驗證的51系列單片機的軟 IP CORE:使用VHDL語言設計的80C51單片機的IP CORE,使用Verilog語言設計DS80C320單片機的IP CORE;
  文章首先介紹51系列的功能結構,討論了本設計所采用的具體結構,并通過對8051軟核的設計來詳細闡明該結構在適應FPGA設計方面的優(yōu)點;在第四章介紹了本設計內部指令具體的執(zhí)行流程與時序,從而將各個模塊的

2、功能聯合起來介紹;其次對DS80C320單片機IP CORE的介紹,主要集中在與8051在功能以及時序上面的差異,重點介紹了80C51單片機沒有的定時器2以及增強型串口的設計。最后是測試驗證與總結;
  設計主要遵循該單片機的用戶手冊以及官方的正式資料,按照黑盒子的理論來進行,在保證兼容性的基礎上,對性能進行了大幅度的提高,其中,8051的頻率由傳統(tǒng)的12M提高到62.5M,DS80C320的頻率由33M提高到73M;
  

3、最后的結果以軟IP CORE的形式給出,這樣可以使得設計既能方便的應用到所有的通用FPGA芯片里面,也能無縫地轉移到ASIC工藝上面,同時,IP CORE的特點也使得本設計既可以作為單獨的模塊使用,也可以作為子模塊為其他的設計所采用。
  本設計采用Altera公司的開發(fā)工具QUARTUS II4.0作為開發(fā)平臺,完成設計的綜合、布局布線、芯片映射、靜態(tài)時序分析以及芯片下載等工作;采用modelsim5.8進行功能仿真以及時序仿真

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論