通用型8位MCU內(nèi)核設(shè)計(jì)及應(yīng)用.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、MCU在現(xiàn)實(shí)生活中越來越多,人們也越來越享受MCU帶來的生活上的便利。從智能家電、消費(fèi)類電子、電動(dòng)自行車到遠(yuǎn)程抄表、網(wǎng)絡(luò)支付等現(xiàn)代化產(chǎn)品都體現(xiàn)出MCU的巨大作用和深遠(yuǎn)影響。
   由于MCU內(nèi)核的結(jié)構(gòu)不同,其工作速度和性能也不同。RISC結(jié)構(gòu)簡單,指令少,CISC復(fù)雜,指令較多,但編譯方便;Harvard結(jié)構(gòu)由于尋址方式的原因較馮·諾伊曼結(jié)構(gòu)工作速度快。
   本文主要研究了MCU內(nèi)核的電路結(jié)構(gòu)和實(shí)現(xiàn)方式,并通過一個(gè)混合

2、信號(hào)的MCU-HS16C711來驗(yàn)證內(nèi)核。本文著重討論了ALU的設(shè)計(jì)方法,演算出ALU和加法器之間的邏輯遞推關(guān)系,研究分析了Core的時(shí)鐘系統(tǒng)、時(shí)序、指令代碼的譯碼方式、兩級(jí)流水線的結(jié)構(gòu)等,并設(shè)計(jì)了MCU的常用電路如RAM、Program Counter、堆棧等。
   本設(shè)計(jì)采用原理圖直接輸入的方式,利用cadence工具軟件Verilog-XL進(jìn)行了邏輯仿真,關(guān)鍵電路使用hspice進(jìn)行了電路網(wǎng)表仿真,如四相時(shí)鐘和復(fù)位電路等

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論