基于8051單片機(jī)IP軟核的優(yōu)化設(shè)計(jì)及應(yīng)用研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩68頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文通過IP核復(fù)用技術(shù)和外圍電路的VHDL設(shè)計(jì),采用高層綜合的方法設(shè)計(jì)出與:MCS-8051系列微處理器指令集完全兼容的8位嵌入式微處理器軟核,并經(jīng)過FPGA硬件實(shí)驗(yàn)驗(yàn)證獲得了滿意的效果。 為了保證IP軟核可靠地應(yīng)用于8位單片機(jī)嵌入式系統(tǒng),需要對(duì)軟核本身作全面的功能驗(yàn)證和時(shí)序驗(yàn)證,本文在對(duì)Intel MCS-8051 MCU系統(tǒng)功能特點(diǎn)和技術(shù)參數(shù)進(jìn)行深入分析的基礎(chǔ)上,采用自頂向下層次化的分析方法,在QuartusⅡ5.0平臺(tái)上對(duì)

2、IP)軟核每個(gè)功能模塊進(jìn)行了功能驗(yàn)證,對(duì)所有的111條指令進(jìn)行了仿真分析。 通過對(duì)軟核綜合結(jié)果和時(shí)序仿真結(jié)果的分析提出了軟核的優(yōu)化設(shè)計(jì)方案。軟核優(yōu)化的目標(biāo)是使芯片的面積最小、運(yùn)算速度最快。為使綜合的芯片面積最小,本設(shè)計(jì)中采用條件編譯的方式未綜合8位硬件乘法、除法、DA類指令。片上存儲(chǔ)器根據(jù)目標(biāo)FPGA芯片上存儲(chǔ)資源的規(guī)模作了例化,修改了相應(yīng)的存儲(chǔ)器地址總線寬度和存儲(chǔ)器模塊的接口。在速度上借用流水線的概念優(yōu)化了軟核算術(shù)邏輯類、數(shù)據(jù)

3、傳送類,位操作類指令的時(shí)序,縮短了指令的執(zhí)行周期。通過在仿真分析軟件ModelsimSE6.0上的功能和時(shí)序驗(yàn)證,證明了優(yōu)化方案的正確性和可行性。 最后,把優(yōu)化后的IP核下載到目標(biāo)FPGA(CyclonelI EP2C8Q208C8)實(shí)驗(yàn)板中進(jìn)行物理驗(yàn)證。通過一個(gè)LED燈閃爍實(shí)驗(yàn)和一個(gè)步進(jìn)電機(jī)驅(qū)動(dòng)實(shí)驗(yàn).,對(duì)比優(yōu)化前后IP核的程序執(zhí)行效率和示波器上的測(cè)試波形,證明軟核達(dá)到了預(yù)期的優(yōu)化效果。 仿真研究和硬件實(shí)驗(yàn)表明,本論文優(yōu)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論