已閱讀1頁,還剩100頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文探索了自主系統(tǒng)CPU設(shè)計(jì)方法和經(jīng)驗(yàn),同時(shí)對(duì)80C51產(chǎn)品進(jìn)行了必要的改進(jìn)。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相關(guān)EDA軟件平臺(tái)的支持下進(jìn)行基于FPGA的8051芯片的設(shè)計(jì)。在已公開的8051源代碼的基礎(chǔ)上,對(duì)其中的程序存儲(chǔ)器、指令存儲(chǔ)器做了較大幅度的修改,增加了定時(shí)器、串行收發(fā)器的軟件編寫,VerilogHDL語句共6000余行(見附錄光盤)。在設(shè)計(jì)中筆者特別的注意了源代碼中組合邏輯循環(huán)的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的8051 IP CORE設(shè)計(jì).pdf
- 基于FPGA的8051IP核的設(shè)計(jì)與驗(yàn)證研究.pdf
- 基于FPGA的8051單片機(jī)IP核設(shè)計(jì)及應(yīng)用.pdf
- 基于FPGA的8051CPU核的設(shè)計(jì).pdf
- 基于CPLD-FPGA的IP核設(shè)計(jì).pdf
- FPGA IP核的設(shè)計(jì).pdf
- 基于8051IP核SoC平臺(tái)的研究與設(shè)計(jì).pdf
- 基于FPGA的視頻處理IP核設(shè)計(jì).pdf
- 基于FPGA的SATA IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于VHDL語言的8051IP核的設(shè)計(jì)與驗(yàn)證研究.pdf
- 基于FPGA的視頻壓縮IP核設(shè)計(jì).pdf
- 基于FPGA的MCU IP核設(shè)計(jì)與研究.pdf
- 基于FPGA的JPEG壓縮編碼IP核設(shè)計(jì).pdf
- 基于FPGA的GPIB控制器的IP核設(shè)計(jì).pdf
- 兼容8051單片機(jī)IP核設(shè)計(jì).pdf
- 基于FPGA的GPIB接口IP核的研究與設(shè)計(jì).pdf
- 基于FPGA的8051SOC設(shè)計(jì).pdf
- 基于fpga的gpib總線接口ip核設(shè)計(jì)【文獻(xiàn)綜述】
- 基于fpga的gpib總線接口ip核設(shè)計(jì)【開題報(bào)告】
- 基于FPGA IP核的兩路ASI接口設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論