版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、CACHE設(shè)計(jì)是高性能微處理器設(shè)計(jì)的一個(gè)關(guān)鍵部分。本文的研究重點(diǎn)在于如何用靜態(tài)存儲(chǔ)器(SRAM),實(shí)現(xiàn)一個(gè)速度達(dá)到1GHZ的大容量片內(nèi)CACHE。從電路設(shè)計(jì)和版圖設(shè)計(jì)兩方面探索CACHE的設(shè)計(jì)方法。本文著重研究了CACHE的電路結(jié)構(gòu),存儲(chǔ)器單元(CELL)和讀寫(xiě)電路的設(shè)計(jì),譯碼器電路設(shè)計(jì)方法等。介紹了CACHE內(nèi)可測(cè)性電路設(shè)計(jì),介紹了內(nèi)建自測(cè)試、內(nèi)建自修復(fù)和掃描鏈測(cè)試相結(jié)合的設(shè)計(jì)方法。CACHE的物理設(shè)計(jì)以全定制設(shè)計(jì)方法為主,本文闡述了
2、存儲(chǔ)器CELL以及大規(guī)模全定制存儲(chǔ)器陣列版圖的設(shè)計(jì)方法。高速大容量CACHE的時(shí)序分析是物理實(shí)現(xiàn)的難點(diǎn)之一,課題使用動(dòng)態(tài)和靜態(tài)時(shí)序分析兩種手段相結(jié)合的時(shí)序分析方法,采用層次化建模,減小數(shù)據(jù)量。快速準(zhǔn)確的針對(duì)大容量CACHE進(jìn)行時(shí)序分析??煽啃苑治鲆彩荂ACHE設(shè)計(jì)的關(guān)鍵點(diǎn),針對(duì)不同電路特點(diǎn),采用層次化噪聲分析,有效提高了CACHE的可靠性。課題通過(guò)物理驗(yàn)證,確保了設(shè)計(jì)的正確性,經(jīng)過(guò)流片試驗(yàn),對(duì)封裝后的芯片進(jìn)行測(cè)試,結(jié)果表明,課題完成了一
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于微處理器應(yīng)用的低功耗高性能高速緩沖存儲(chǔ)器(Cache)設(shè)計(jì).pdf
- EPIP并行微處理器指令Cache設(shè)計(jì).pdf
- 高性能微處理器中自適應(yīng)高速緩存管理策略研究.pdf
- 高性能微處理器中自適應(yīng)高速緩存管理策略研究(1)
- 高性能BWDSP處理器指令Cache研究與設(shè)計(jì).pdf
- 64位微處理器中數(shù)據(jù)緩存的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能RISC處理器的SOC應(yīng)用和后端設(shè)計(jì).pdf
- 高性能微處理器門(mén)控電源設(shè)計(jì)技術(shù)研究.pdf
- 32位微處理器一級(jí)指令Cache中SRAM的設(shè)計(jì).pdf
- 高性能微處理器浮點(diǎn)乘加單元的研究.pdf
- 高性能嵌入式RISC微處理器核設(shè)計(jì)研究.pdf
- 微處理器
- 高性能嵌入式媒體微處理器IP核設(shè)計(jì)研究.pdf
- 嵌入式微處理器中動(dòng)態(tài)可配置Cache結(jié)構(gòu)的研究.pdf
- 高性能微處理器基本功能部件的設(shè)計(jì)與測(cè)試.pdf
- 64位RISC微處理器的低功耗設(shè)計(jì)和后端設(shè)計(jì).pdf
- 64位高性能微處理器中存儲(chǔ)管理單元的研究與實(shí)現(xiàn).pdf
- 基于fpga的微處理器設(shè)計(jì)
- DSP處理器中數(shù)據(jù)Cache的設(shè)計(jì)和驗(yàn)證.pdf
- 微處理器性能分析與優(yōu)化.pdf
評(píng)論
0/150
提交評(píng)論