版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、<p> 課 程 設(shè) 計(jì) 說 明 書</p><p> 題目: 六人搶答器 </p><p> 學(xué)院(系):電氣工程學(xué)院</p><p> 年級專業(yè):</p><p> 學(xué) 號: </p><p>
2、學(xué)生姓名:</p><p> 課程設(shè)計(jì)(論文)任務(wù)書</p><p> 院(系):電氣工程學(xué)院 基層教學(xué)單位:電子實(shí)驗(yàn)中心 </p><p> 說明:此表一式四份,學(xué)生、指導(dǎo)教師、基層教學(xué)單位、系部各一份。</p><p><b> 年 月 日 </b><
3、;/p><p><b> 目 錄</b></p><p><b> 一、設(shè)計(jì)說明3</b></p><p> 1.1 設(shè)計(jì)思路………………………………………………………3</p><p> 1.2 模塊介紹…………………………………………………3</p><p>
4、 1.3真值表……………………………………………………4</p><p> 二、原理圖……………………………………………………5</p><p> 2.1 5s計(jì)時(shí)器原理圖…………………………………………5</p><p> 2.2 6人搶答器原理圖及數(shù)碼管顯示電路……………………6</p><p> 2.3 總原理圖……………
5、……………………………………8</p><p> 三、波形仿真圖………………………………………………8</p><p> 四、管腳鎖定及硬件連線……………………………………9</p><p> 五、總結(jié)………………………………………………………9</p><p> 六、參考文獻(xiàn)…………………………………………………12</p&g
6、t;<p><b> 一、設(shè)計(jì)說明</b></p><p><b> 1.1 設(shè)計(jì)思路</b></p><p> 6個參賽者者每人控制一個開關(guān),主持人控制總開關(guān),搶答時(shí)置高電平,主持人置低電平時(shí),系統(tǒng)復(fù)位可進(jìn)行下一輪搶答。搶答時(shí),最先搶中者對應(yīng)的二級管發(fā)光,數(shù)碼管顯示相應(yīng)的路數(shù),蜂鳴器響5s,并且此時(shí)其他人再按下?lián)尨鹌鞑粫蟹?/p>
7、應(yīng)。搶答完畢后需要主持人進(jìn)行復(fù)位。</p><p> 1.2模塊介紹 </p><p> 設(shè)計(jì)方案用到了兩個模塊:計(jì)時(shí)器和搶答器及數(shù)碼管顯示電路。計(jì)時(shí)器主要是用了74160和T觸發(fā)器及門電路,用來控制蜂鳴器的響應(yīng)時(shí)間。搶答器及數(shù)碼管顯示電路包含6個D觸發(fā)器、6個發(fā)光二極管、1個74148優(yōu)先編碼器和一個6輸入的與非門,當(dāng)有人搶答成功撥下開關(guān)置高電平后,相應(yīng)的發(fā)光二極管亮、數(shù)碼管顯示
8、搶答路數(shù)并封鎖D觸發(fā)器,其他人再撥下開關(guān)并沒有影響。</p><p> 本次課程設(shè)計(jì)用到的設(shè)備還有蜂鳴器(內(nèi)鎖),如圖一所示,蜂鳴器模塊含有一個蜂鳴器BUZZER和一個跳線器JBUZZER。當(dāng)使用蜂鳴是,此跳線器短接。同時(shí)獨(dú)立擴(kuò)展下載版CPLD/FPGA的JP2_CF的SPEAKER接高電平時(shí),蜂鳴器工作。</p><p> 本次課程設(shè)計(jì)還用到靜態(tài)共陽極數(shù)碼管(內(nèi)鎖),當(dāng)控位“IO_D
9、S1”為高電平時(shí)該數(shù)碼管有效選中,此時(shí)74148輸出二進(jìn)制數(shù)通過譯碼后該數(shù)碼管顯示十進(jìn)制數(shù)。</p><p><b> 1.3真值表</b></p><p><b> 二、原理圖</b></p><p> 2.1 5s計(jì)時(shí)器原理圖</p><p> 該部分是由一個74160十位計(jì)數(shù)器和一個T
10、觸發(fā)器及門電路組成,它的作用是控制蜂鳴器工作5秒后停止工作。當(dāng)有人搶答成功后XS給出一個高電平信號,而T觸發(fā)器輸出低電平經(jīng)反向器作用后輸出高電平,兩個高電平與一個時(shí)鐘信號相與后仍為時(shí)鐘信號,此時(shí)74160在時(shí)鐘信號作用下開始計(jì)數(shù),狀態(tài)分別為001、010、011、100、101的時(shí)候蜂鳴器工作,當(dāng)暫態(tài)110出現(xiàn)時(shí),QBQC經(jīng)與非門作用后給74160復(fù)位端一個有效信號,讓其復(fù)位,而此時(shí)T觸發(fā)器給出一個高電平信號,經(jīng)反向器后為低電平,經(jīng)過三
11、相與門作用后使時(shí)鐘信號失效,74160不再計(jì)數(shù),蜂鳴器響夠5秒后自動停止(圖中CLK1為1HZ的時(shí)鐘信號),此后若主持人 ZCR給個低電平,則74160計(jì)數(shù)器回到初始設(shè)定值。 </p><p> 2.2 搶答器及數(shù)碼管顯示電路圖</p><p> 參賽選手分別控制X1-X6,6個撥碼開關(guān),ZCR端有主持人控制,CLK2為0.5HZ的輸
12、入脈沖。LED1-LED6為發(fā)光二極管,IODS1控制控位當(dāng)它為高電平時(shí)靜態(tài)數(shù)碼管顯示,A0、A1、A2、A3分別接“1D0”“1D1”“1D2”“1D3”二進(jìn)制數(shù)經(jīng)過譯碼后顯示搶答路數(shù)十進(jìn)制數(shù)。</p><p> 主持人撥碼開關(guān)置到高電平,即進(jìn)入搶答環(huán)節(jié),如果有一個參賽選手按下?lián)芴栭_關(guān),對應(yīng)的D觸發(fā)器輸出高電平,對應(yīng)的發(fā)光二極管亮,但經(jīng)過反相器后變?yōu)榈碗娖绞笰ND7與門結(jié)果為低電平,此時(shí)六個D觸發(fā)器的CLK輸
13、入端沒有脈沖輸入,D觸發(fā)器全部封鎖,所以在有一個人先搶答的前提下,其他選手搶答無效,而經(jīng)過反相器的六個信號經(jīng)過74148(由于74148是反碼輸出,所以在每個輸出端又加有反相器)譯碼后輸出三位二進(jìn)制數(shù)A2、A1、A0加上A3端(固定接地)然后A3、A2、A1、A0接靜態(tài)數(shù)碼管四個端的1D3、1D2、1D1、1D0控制輸出的十進(jìn)制數(shù)還有經(jīng)過反相器的六個信號通過NAND6與非門后控制IO_DS1控制數(shù)碼管是否顯示。一輪搶答后主持人在控制異步
14、清零端進(jìn)行清零。清零完畢后主持人復(fù)位準(zhǔn)備下一輪搶答。</p><p><b> 2.3總原理圖</b></p><p> 如下圖,六個參賽選手分別控制六個開關(guān)X1-X6,主持人控制一個撥碼開關(guān)ZCR。有一人先搶答時(shí),對應(yīng)發(fā)光二極管亮、蜂鳴器響五秒后停止并且數(shù)碼管顯示搶答路數(shù)。一個人先按下?lián)艽a開關(guān)后其他參賽選手在搶答無效。一輪搶答后主持人利用ZCR端進(jìn)行復(fù)位(先置為
15、低電平,后置為高電平)。</p><p> 注:圖中元件為封裝后的計(jì)數(shù)器模塊。三、波形仿真</p><p> 如圖,從波形圖中可以看出各項(xiàng)輸出輸入均符合要求:</p><p> 六人參賽,每人一個撥碼開關(guān)</p><p> 主持人用一個撥碼開關(guān)控制復(fù)位,先置地電平后置高電平,才可進(jìn)行下一輪搶答</p><p&g
16、t; 先搶中者對應(yīng)的發(fā)光二極管亮,數(shù)碼管顯示搶答路數(shù)</p><p><b> 有人搶答時(shí)蜂鳴5秒</b></p><p> 注:圖中模擬是CLK1所選時(shí)鐘信號并非1HZ,所以只要蜂鳴器A在高電平的時(shí)間包含有五個CLK1的上升沿,即表示響了五秒。</p><p> 四、管腳鎖定及硬件連線</p><p><
17、b> ?、泡斎攵随i定:</b></p><p> X1-PIN39 X2-PIN40 X3-PIN41 X4-PIN44 X5-PIN45 X6-PIN46</p><p> ZCR-PIN47 CLK2-PIN197 CLK1-PIN198 </p><p><b> ⑵輸出端鎖
18、定:</b></p><p> C-PIN12 D-PIN13 E-PIN14 F-PIN15 G-PIN17 H-PIN18</p><p> A-PIN38 IODS1-PIN94 A0-PIN127 A1-PIN128 A2-PIN131 A3-PIN132</p><p><
19、b> ?、怯布B接:</b></p><p> 頻率組連接:22(0.5HZ)-PIN197 21(1HZ)-PIN198</p><p><b> 總結(jié)</b></p><p> 通過為期一周的EDA課程設(shè)計(jì),我學(xué)到很多。初步了解到EDA軟件系統(tǒng)包含設(shè)計(jì)輸入子模塊、設(shè)計(jì)數(shù)據(jù)庫子模塊、分析驗(yàn)證子模塊、綜合仿真子模
20、塊和布局布線子模塊五部分組成。初步掌握了MAX-Plus應(yīng)用軟件的使用,而且更為深入地了解到數(shù)字電路在現(xiàn)代高科技信息產(chǎn)業(yè)領(lǐng)域中非常重要。懂得設(shè)計(jì)一個電子器件首先要有設(shè)計(jì)思路,其次原理圖的繪制對器件功能的實(shí)現(xiàn)至關(guān)重要。再者,對實(shí)現(xiàn)多功能的器件可以應(yīng)用分模塊進(jìn)行設(shè)計(jì),將復(fù)雜的過程分步簡化。 實(shí)踐是對理論知識的鞏固。通過學(xué)習(xí)、設(shè)計(jì),對74148芯片、74160芯片、D觸發(fā)器、T觸發(fā)器、數(shù)碼管的功能有了進(jìn)一步的了解。雖然只是簡單的電路設(shè)
21、計(jì),但是卻提高了我的獨(dú)立思考能力,通過連結(jié)實(shí)驗(yàn)箱增強(qiáng)了我的動手能力,并延伸了我在課堂上學(xué)到的、知識。在課程設(shè)計(jì)中,通過思考、發(fā)問,自己解惑并動手設(shè)計(jì)的過程,將課本上的知識學(xué)以致用,不僅強(qiáng)化了自己原有的知識體系,并擴(kuò)展了自己的思維。 此外,我體會到上課認(rèn)真聽老師的講解,熟記操作流程可以節(jié)省很多時(shí)間。 最后,感謝老師的耐心講解,正因?yàn)樗麄兊闹v解讓我學(xué)到很多知識,知道要遇事獨(dú)立思考,耐心分析。</p><p>
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- eda課程設(shè)計(jì)之六人搶答器
- 搶答器課程設(shè)計(jì)---六人搶答器電路設(shè)計(jì)
- 搶答器課程設(shè)計(jì)---六人搶答器電路設(shè)計(jì)
- 六人搶答器課程設(shè)計(jì)報(bào)告
- eda課程設(shè)計(jì)-搶答器
- 六人搶答器設(shè)計(jì)-eda設(shè)計(jì)任務(wù)書
- eda課程設(shè)計(jì)---搶答器
- eda課程設(shè)計(jì)四人搶答器
- eda課程設(shè)計(jì)---競賽搶答器
- eda數(shù)字搶答器課程設(shè)計(jì)
- 電子技術(shù)課程設(shè)計(jì)---六人搶答器電路
- eda課程設(shè)計(jì)報(bào)告--eda數(shù)字搶答器
- eda課程設(shè)計(jì)---競賽搶答器
- eda數(shù)字搶答器課程設(shè)計(jì)
- eda畢業(yè)課程設(shè)計(jì)--搶答器
- eda課程設(shè)計(jì)—四路搶答器
- 四路搶答器eda課程設(shè)計(jì)
- 四路搶答器eda課程設(shè)計(jì)
- 八路搶答器eda課程設(shè)計(jì)
- 八路搶答器-eda課程設(shè)計(jì)
評論
0/150
提交評論