數(shù)字電子鐘課程設計--數(shù)字電子鐘邏輯電路設計_第1頁
已閱讀1頁,還剩15頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、<p>  課程設計名稱: 電子技術(shù)課程設計 </p><p>  題 目: 數(shù)字電子鐘邏輯電路設計 </p><p>  學 期:2012-2013學年第2學期</p><p>  專 業(yè):電氣工程及其自動化 </p><p>  班

2、 級: </p><p>  姓 名: </p><p>  學 號: </p><p><b>  課程設計任務書</b></p><p><b>  一、設計題目 </b></p><

3、p>  數(shù)字電子鐘邏輯電路設計</p><p><b>  二、設計任務</b></p><p>  用中、小規(guī)模集成電路設計一臺能顯示日、時、分、秒的數(shù)字電子鐘,要求如下:</p><p>  1. 由晶振電路產(chǎn)生1Hz標準秒信號。</p><p>  2. 秒、分為00~59六十進制計數(shù)器。</p>

4、<p>  3. 時為00~23二十四進制計數(shù)器。</p><p>  4. 周顯示從1~日為七進制計數(shù)器。</p><p>  5. 可手動校時:能分別進行秒、分、時、日的校時。</p><p>  6. 有整點報時功能。</p><p><b>  三、設計計劃</b></p><

5、p>  電子技術(shù)課程設計共1周。</p><p>  第1天:查找相關(guān)資料;</p><p>  第2天:確定總體方案;</p><p><b>  第3天:器件選擇;</b></p><p>  第4天:設計硬件電路;</p><p><b>  第5天:整理報告。</b&

6、gt;</p><p><b>  四、設計要求</b></p><p>  1.確定原理方框圖。</p><p>  2.畫出整個系統(tǒng)電路原理圖。</p><p>  3.對所設計的電路進行分析。</p><p><b>  4.心得體會。</b></p>&

7、lt;p>  指 導 教 師: </p><p>  時 間: 2013 年 6月 27 日</p><p><b>  摘要</b></p><p>  通過計數(shù)器可組成不同進制的計數(shù)器,然后經(jīng)過譯碼器譯碼器驅(qū)動即可顯示出所需要的結(jié)果。本設計就是運用所學集成電路的工作原理和使用方法,在單元電路的基礎(chǔ)上進行小型數(shù)字系統(tǒng)設計的

8、一個數(shù)字電子時鐘,可完成0時00分00秒~23時59分59秒和周0~周7的計時功能。利用晶體振蕩器產(chǎn)生秒脈沖,接著利用74HC161進行進制計算,再經(jīng)過74LS48譯碼器顯示輸出,并可使用K1、K2、K3、K4實現(xiàn)調(diào)整時間的功能,而且還有整點報時功能,最后形成一個功能完善的數(shù)字電子鐘。</p><p>  關(guān)鍵詞:計數(shù)器;譯碼器;數(shù)字電子鐘;晶體振蕩器;74HC161;74LS48</p><

9、p><b>  目錄</b></p><p><b>  綜述1</b></p><p><b>  1 系統(tǒng)原理2</b></p><p>  2 方案設計與分析3</p><p>  2.1 時間脈沖產(chǎn)生電路3</p><p>  2.

10、2 分頻器電路4</p><p>  2.3 時間計數(shù)器電路5</p><p>  2.4 譯碼驅(qū)動及顯示單元電路7</p><p>  2.5 校時電路7</p><p>  2.6 報時電路8</p><p>  3 仿真結(jié)果極其分析8</p><p><b>  3.

11、1 仿真9</b></p><p>  3.2 結(jié)果分析9</p><p>  4 數(shù)字電子鐘總電路圖10</p><p><b>  課程設計體會11</b></p><p><b>  參考文獻12</b></p><p><b>  綜述

12、</b></p><p>  數(shù)字鐘是一種用數(shù)字電路技術(shù)實現(xiàn)時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。</p><p>  數(shù)字鐘從原理上講是一種典型的數(shù)字電路,其中包括了組合邏輯電路和時序電路。目前,數(shù)字鐘的功能越來越強,并且有多種專門的大規(guī)模集成電路可供選擇。數(shù)字鐘適用于自動打鈴、自動廣播,也適

13、用于節(jié)電、節(jié)水及自動控制多路電器設備。它是由數(shù)子鐘電路、定時電路、放大執(zhí)行電路、電源電路組成。為了簡化電路結(jié)構(gòu),數(shù)字鐘電路與定時電路之間的連接采用直接譯碼技術(shù)。具有電路結(jié)構(gòu)簡單、動作可靠、使用壽命長、更改設定時間容易、制造成本低等優(yōu)點。</p><p>  從有利于學習的角度考慮,這里主要介紹以中小規(guī)模集成電路設計數(shù)字鐘的方法。</p><p><b>  1 系統(tǒng)原理</

14、b></p><p>  數(shù)字鐘實際上是一個對標準頻率(1HZ)進行計數(shù)的計數(shù)電路。由于計數(shù)的起始時間不可能與標準時間(如北京時間)一致,故需要在電路上加一個校時電路,同時標準的1HZ時間信號必須做到準確穩(wěn)定。通常使用石英晶體振蕩器電路構(gòu)成數(shù)字鐘。圖1所示為數(shù)字鐘的一般構(gòu)成框圖[1]。</p><p><b>  圖1 系統(tǒng)原理框圖</b></p>

15、<p> ?、啪w振蕩器電路:晶體振蕩器電路給數(shù)字鐘提供一個頻率穩(wěn)定準確的32768Hz的方波信號,可保證數(shù)字鐘的走時準確及穩(wěn)定。不管是指針式的電子鐘還是數(shù)字顯示的電子鐘都使用了晶體振蕩器電路。</p><p> ?、品诸l器電路:分頻器電路將32768Hz的高頻方波信號經(jīng)15次分頻后得到1Hz的方波信號供秒計數(shù)器進行計數(shù)。分頻器實際上也就是計數(shù)器。</p><p> ?、菚r間計

16、數(shù)器電路:時間計數(shù)電路由秒個位和秒十位計數(shù)器、分個位和分十位計數(shù)器及時個位和時十位計數(shù)器,還有日個位計數(shù)器電路構(gòu)成。其中秒個位和秒十位計數(shù)器、分個位和分十位計數(shù)器為60進制計數(shù)器,而根據(jù)設計要求,時個位和時十位計數(shù)器為24進制計數(shù)器,日個位計數(shù)器為7進制計數(shù)器。</p><p> ?、茸g碼驅(qū)動電路:譯碼驅(qū)動電路將計數(shù)器輸出的8421BCD碼轉(zhuǎn)換為數(shù)碼管需要的邏輯狀態(tài),并且為保證數(shù)碼管正常工作提供足夠的工作電流。&

17、lt;/p><p> ?、烧c報時電路:一般時鐘都應具備整點報時電路功能,即在時間出現(xiàn)整點時,數(shù)字鐘會自動報時,以示提醒.其作用方式是發(fā)出連續(xù)的或有節(jié)奏的音頻聲波,較復雜的也可以是實時語音提示。</p><p><b>  2 方案設計與分析</b></p><p>  數(shù)字電子鐘邏輯電路由時間脈沖產(chǎn)生電路、分頻器電路、時間計數(shù)器電路、譯碼驅(qū)動電路

18、、顯示單元電路、校時電路和報時電路組成。</p><p>  2.1 時間脈沖產(chǎn)生電路</p><p>  晶振引腳的內(nèi)部通常是一個反相器, 或者是奇數(shù)個反相器串聯(lián)。在晶振輸出引腳 XO 和晶振輸入引腳 XI 之間用一個電阻連接, 對于CMOS 芯片通常是數(shù)M 到數(shù)十M 歐之間. 很多芯片的引腳內(nèi)部已經(jīng)包含了這個電阻, 引腳外部就不用接了。這個電阻是為了使反相器在振蕩初始時處與線性狀態(tài),

19、反相器就如同一個有很大增益的放大器, 以便于起振。 石英晶體也連接在晶振引腳的輸入和輸出之間, 等效為一個并聯(lián)諧振回路, 振蕩頻率應該是石英晶體的并聯(lián)諧振頻率。 晶體旁邊的兩個電容接地, 實際上就是電容三點式電路的分壓電容, 接地點就是分壓點. 以接地點即分壓點為參考點, 振蕩引腳的輸入和輸出是反相的, 但從并聯(lián)諧振回路即石英晶體兩端來看, 形成一個正反饋以保證電路持續(xù)振蕩。在芯片設計時, 這兩個電容就已經(jīng)形成了, 一般是兩個的容量相等

20、, 容量大小依工藝和版圖而不同, 但終歸是比較小, 不一定適合很寬的頻率范圍。 外接時大約是數(shù) PF 到數(shù)十 PF, 依頻率和石英晶體的特性而定。并且,這兩個電容串聯(lián)的值是并聯(lián)在諧振回路上的, 會影響振蕩頻率. 當兩個電容量相等時, 反饋系數(shù)是 0.5, 一般是可以滿足振蕩條</p><p>  石英晶體振蕩電路:采用的32768晶體振蕩電路,其頻率為32768Hz,然后再經(jīng)過15分頻電路可得到標準的1Hz的脈沖

21、輸出.R的阻值,對于TTL門電路通常在0.7~2KΩ之間;對于CMOS門則常在10~100MΩ之間。</p><p>  本系統(tǒng)中;選取R=10MΩ,選取C1=C2=30pF[2]。</p><p>  根據(jù)設計要求,時間脈沖信號由晶振電路產(chǎn)生,所以方案只有晶振電路,因此用晶體振蕩器組成時間脈沖產(chǎn)生電路作為時間標準信號源。</p><p>  圖2 石英晶體振蕩器&

22、lt;/p><p><b>  2.2 分頻器電路</b></p><p>  通常,數(shù)字鐘的晶體振蕩器輸出頻率較高,為了得到1Hz的秒信號輸入,需要對振蕩器的輸出信號進行分頻。通常實現(xiàn)分頻器的電路是計數(shù)器電路,一般采用多級2進制計數(shù)器來實現(xiàn)。例如,將32768Hz的振蕩信號分頻為1HZ的分頻倍數(shù)為15,即實現(xiàn)該分頻功能的計數(shù)器相當于15級2進制計數(shù)器。從盡量減少元器件數(shù)

23、量的角度來考慮,這里可選多極2進制計數(shù)電路CD4060和CD4040來構(gòu)成分頻電路。CD4060和CD4040在數(shù)字集成電路中可實現(xiàn)的分頻次數(shù)最高,而且CD4060還包含振蕩電路所需的非門,使用更為方便。</p><p>  方案一:CD4060計數(shù)為14級2進制計數(shù)器,可以將32768Hz的信號分頻為2Hz,其內(nèi)部框圖如圖3所示,從圖中可以看出,CD4060的時鐘輸入端兩個串接的非門,因此可以直接實現(xiàn)振蕩和分頻

24、的功能。</p><p>  圖3 CD4060內(nèi)部框圖</p><p>  圖4 CD4040內(nèi)部框圖</p><p>  方案二:CD4040計數(shù)器的計數(shù)模數(shù)為4096,其邏輯框圖如圖4。如將32768 Hz信號分頻為1 Hz,則需外加一個8分頻計數(shù)器,故一般較少使用CD4040來實現(xiàn)分頻。</p><p>  綜上所述,可選擇CD406

25、0同時構(gòu)成振蕩電路和分頻電路。照圖3,在和之間接入振蕩器外接元件可實現(xiàn)振蕩,并利用時計數(shù)電路中多一個2分頻器(后述)可實現(xiàn)15級2分頻,即可得1Hz信號,所以方案一更合理。</p><p>  2.3 時間計數(shù)器電路</p><p>  由74HC161構(gòu)成的60進制遞增計數(shù)器電路如圖5所示。它是由兩個74HC161級聯(lián)構(gòu)成的,右邊的74HC161為第一級,脈沖信號從該74HC161的CL

26、K端輸入,該74HC161就對輸入的脈沖信號進行加計數(shù),當Q3Q2Q1Q0=1010時,通過反饋清零,該74HC161輸出端立即變?yōu)榱?。左邊?4HC161為第二級,在第一級反饋清零的同時,也給了第二級74HC161的CLK端一個脈沖信號,第二級就計一次數(shù),當?shù)诙壍?4HC161的Q3Q2Q1Q0=0110時,通過反饋清零,第二級的74HC161輸出端立即變?yōu)榱?。這樣,通過兩個74HC161級聯(lián)就構(gòu)成了一個60進制計數(shù)器。</p

27、><p>  圖5 由74HC161構(gòu)成的60進制遞增計數(shù)器電路圖</p><p>  由74HC161構(gòu)成的24進制遞增計數(shù)器如圖6所示。它是由兩個74HC161級聯(lián)構(gòu)成的,右邊的74HC161為第一級,脈沖信號從該74HC161的CLK端輸入,該74HC161就對輸入的脈沖信號進行加計數(shù),由于24進制第一級清零不同于60進制那么簡單,60進制只需在Q3Q2Q1Q0=1010時反饋清零,而2

28、4進制有兩種情況都需清零。第一種和60進制一樣,在Q3Q2Q1Q0=1010時反饋清零;第二種則較為復雜一些,這種情況需要和第二級(左邊的74HC161)聯(lián)合起來清零,當?shù)谝患壍腝3Q2Q1Q0=0100且第二級的Q3Q2Q1Q0=0011時,它們共同給第一級的74HC161一個清零信號,此時第一級的74HC161輸出端立即變?yōu)榱?。在第一級Q3Q2Q1Q0=1010時反饋清零的同時,也給了第二級74HC161的CLK端一個脈沖信號,第二

29、級就計一次數(shù),當?shù)诙壍?4HC161的Q3Q2Q1Q0=0011時,通過反饋清零,第二級的74HC161輸出端立即變?yōu)榱恪_@樣,通過兩個74HC161級聯(lián)就構(gòu)成了一個24進制計數(shù)器。</p><p>  同理7進制計數(shù)器原理同上,如圖7所示[3]。</p><p>  圖6 由74HC161構(gòu)成的24進制遞增計數(shù)器電路圖</p><p>  圖7由74HC161構(gòu)

30、成的7進制遞增計數(shù)器電路圖</p><p>  2.4 譯碼驅(qū)動及顯示單元電路</p><p>  用74LS48作計數(shù)器與顯示單元之間的橋接,由74HC161和74LS48還有數(shù)碼顯示管構(gòu)成的時鐘計數(shù)顯示電路如圖7所示。它是由4部分組成的,第一、二部分都是為60進制的計數(shù)器及數(shù)碼管組成的,第三部分是由24進制的計數(shù)器和數(shù)碼管組成的。第一部分為秒計數(shù)部分(最下面2個74HC161及對應的數(shù)

31、碼管),第二部分為分計數(shù)部分(最中間2個74HC161及對應的數(shù)碼管),第三部分為時計數(shù)部分(最上面2個74HC161及對應的數(shù)碼管)。這三部分之間是通過級聯(lián)起來的,當?shù)谝徊糠钟嫈?shù)到60的同時會產(chǎn)生一個“進位信號”,將這個“進位信號”輸送到第二部分,第二部分就計數(shù)一次,這樣,第一部分每計數(shù)60次,第二部分就計數(shù)一次,這就完成了秒與分之間的級聯(lián)。第二部分與第三部分的級聯(lián)是:當?shù)诙糠钟嫈?shù)到60的同時同樣也會產(chǎn)生一個“進位信號”,會將這個“

32、進位信號”輸送到第三部分,第三部分就計數(shù)一次,這樣,第二部分每計數(shù)60次,第三部分就計數(shù)一次,這就完成了分與時之間的級聯(lián),同理第四部分周顯也同樣級聯(lián)。這樣一來,就完成了整個日、時、分、秒的級聯(lián),再加上上層用于橋接的74LS48和各個計數(shù)器所對應的數(shù)碼管,共同構(gòu)成了時鐘</p><p>  圖8 74LS48譯碼器電路</p><p><b>  2.5 校時電路</b>

33、;</p><p>  校時信號只需當數(shù)字鐘暫停時給74HC161輸入一個脈沖信號即可,因此只需直流電源、電阻、電容外加一個開關(guān)即可,此方案簡單有效,如圖9所示[5]。</p><p>  圖9 校時電路觸發(fā)裝置</p><p>  將此電路接入74HC161的脈沖信號輸入端,即可校對該芯片所控制的顯示數(shù)碼管的數(shù)字。</p><p><

34、b>  2.6 報時電路</b></p><p>  利用蜂鳴器、三極管、電阻和電源等簡單元器件即可組成報時電路,這樣組成的電路簡單方便,如圖10所示。</p><p>  圖10 蜂鳴器報時電路</p><p>  3 仿真結(jié)果極其分析</p><p>  利用Proteus軟件進行整個電路的仿真與調(diào)試。</p>

35、;<p><b>  3.1 仿真</b></p><p>  數(shù)字電子鐘使用方法:接入電源后,數(shù)字鐘顯示為圖11所示。</p><p>  圖11 接通電源后數(shù)字鐘狀態(tài)</p><p>  首先按下開關(guān)K0,數(shù)字鐘開始工作,如圖12所示。</p><p>  圖12 按下開關(guān)K0數(shù)字中進入工作狀態(tài)<

36、/p><p>  若進行校時則先彈起開關(guān)K0,然后分別閉合K1、K2、K3、K4即可對秒、分、時和周進行校對,每次按下開關(guān)數(shù)字增加一次,如圖13所示。</p><p>  圖13 各校時開關(guān)工作狀態(tài)</p><p>  當每小時59分59秒時,蜂鳴器均會發(fā)出1秒的蜂鳴聲。</p><p><b>  3.2 結(jié)果分析</b>

37、</p><p>  經(jīng)過仿真和調(diào)試,數(shù)字鐘所有器件均正常工作,要求功能均可實現(xiàn),根據(jù)仿真結(jié)果可以認定,此次多功能數(shù)字鐘的設計是成功的。</p><p>  4 數(shù)字電子鐘總電路圖</p><p><b>  課程設計體會</b></p><p>  在此次的數(shù)字鐘設計過程中,更進一步地熟悉了芯片的結(jié)構(gòu)及掌握了各芯片的工

38、作原理和其具體的使用方法。這學期數(shù)電實驗課的考試就是做的數(shù)字電子鐘,所以在計數(shù)模塊上面有模電、數(shù)電實驗的經(jīng)驗,仔細認真的設計技術(shù)模塊后就得出了正確的結(jié)果,雖然跟實驗室所用芯片有所區(qū)別,但原理差不多,其實,不同的電路可以實現(xiàn)同樣的功能,而且應該用最簡單,最經(jīng)濟,最實用的電路。當然這個不一定所有條件都符合,找到一個最大限度滿足各種條件的方案是我的目標。</p><p>  這次課程設計是一次難得的鍛煉機會,讓自己能夠

39、充分利用所學過的理論知識和想象力,另外還是自己掌握了查找芯片資料的方法,以及鍛煉了自己處理分析電路,設計電路的能力。我相信這是對自己的一個很好的鍛煉。平時在學習理論知識的時候,我們應該更注重實踐,應付考試有應付考試的方法。這次的課程設計讓我懂得了它們在實際中的用途,還有我們身邊的很多數(shù)字鐘電路,這些都是我們自己可以實現(xiàn)的,以前那些神秘的東西在不斷的學習過程中變得不再那么神秘,我相信,以后還有更多的謎底被揭開。通過這次課程設計,我還更加深

40、了理論知識的學習。這次的設計電路我用到了計數(shù)器和譯碼器等一些器件,通過自己的分析和設計更好的運用了它們,而且還學會了它們更多的功能,發(fā)現(xiàn)它們的功能遠比書上說的多很多,可以利用不同的接法設計出各種各樣不同的電路出來。模電課程設計學到得方法在這里可以繼續(xù)使用,比如MULTISIM、PROTEUS等學習軟件,給設計提供了很大的便利,根據(jù)學長的推薦,我這次使用了PROTEUS軟件,它很好的幫助了我完成仿真與調(diào)試。</p><

41、p>  課程設計中也遇到了很多問題,但是經(jīng)過同學和學長們的輔導,還有網(wǎng)上及書上查閱的資料,再加上自己仔細的分析與計算,最后問題都解決掉了,同時很好的鍛煉了自己處理問題的能力。通過自己的努力做出的設計,自己覺得很高興,為此我會繼續(xù)努力,爭取取得更大的進步。</p><p><b>  參考文獻</b></p><p>  [1] 高吉祥主編.電子技術(shù)基礎(chǔ)實驗與課程

42、設計.北京:電子工業(yè)出版社,2002</p><p>  [2] 揚志亮.Protel99SE電路原理圖設計技術(shù).西北工業(yè)大學出版社,2002</p><p>  [3] 康華光,陳大欽.電子技術(shù)基礎(chǔ)數(shù)字部分(第五版).北京:高等教育出版社,2006</p><p>  [4] 李柏齡.電工與電子技術(shù)實驗教程,北京:中國建材工業(yè)出版社,2005</p>

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論