版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、第三部分第三部分時序邏輯電路時序邏輯電路導(dǎo)讀:如果電路在某一時刻的輸出狀態(tài)不僅取決于電路在這一時刻的輸入狀態(tài),而且與電路過去的狀態(tài)有關(guān),也就是說電路具有了記憶功能,這種電路就叫做時序邏輯電路。時序邏輯電路中能夠完成記憶功能的電路叫做觸發(fā)器,它是最重要、最基本的時序單元電路,所以,在第7章中將首先介紹常用觸發(fā)器的邏輯功能、電路結(jié)構(gòu)、工作原理、特性及其描述方法等。觸發(fā)器和組合電路可以組成多種時序邏輯單元電路,如計數(shù)器、移位寄存器、隨機(jī)存儲器
2、等,在第8章中將介紹這些電路芯片的工作原理、電路組成、分析和設(shè)計方法等,同時介紹可編程時序邏輯器件及其在數(shù)字系統(tǒng)設(shè)計中的應(yīng)用。7觸發(fā)器本章將按照觸發(fā)器的功能分類介紹觸發(fā)器的電路組成、工作原理、邏輯符號、特性描述等,其中包括RS觸發(fā)器、D觸發(fā)器、JK觸發(fā)器、T及T觸發(fā)器、施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器和無穩(wěn)態(tài)單元——定時器等。7.1RS觸發(fā)器7.1.1基本RS觸發(fā)器我們知道,1個非門,入高出低,入低出高;把2個非門串聯(lián)起來,如圖7.1.11(
3、a)所示,則入高出高,入低出低;如果象圖7.1.11(b)中的虛線那樣再把與輸入信號S同為高(或低)電平的輸出信號Q引回到輸入端并迅速移去輸入信號,則電路必將永久鎖定并保存原來的輸入狀態(tài),所以,這種電路稱為鎖存器。鎖存器中的2個非門總是1個導(dǎo)通另1個關(guān)斷,只有這兩種穩(wěn)定狀態(tài),因此鎖存器也叫做雙穩(wěn)態(tài)。在一種穩(wěn)態(tài)下,輸出處于高電平,即Q=1,我們說電路為1狀態(tài);在另一種穩(wěn)態(tài)下,輸出處于低電平,即Q=0,我們說電路為0狀態(tài);這樣,我們就可以用
4、鎖存器保存數(shù)字0和1了。1個用或非門接成非門而組成的鎖存器電路如圖7.1.11(c)所示,如果將圖(c)中的2個第7章觸發(fā)器141況應(yīng)當(dāng)不使用、不允許或者盡量避免。以上4種情況已匯總在表7.1.11中,此表稱為RS觸發(fā)器的功能表或特性表。用圖7.1.12所示的卡諾圖化簡,得Qn1=SQn(7.1.1R1a)SR=0(7.1.11b)式(7.1.11)稱為RS觸發(fā)器的特性方程,其中式(7.1.11b)稱為約束方程。特性表、特性方程和以后將
5、要講到的狀態(tài)表、狀態(tài)轉(zhuǎn)換圖是描述觸發(fā)器功能的主要方法,有時還會用到波形圖(或稱時序圖)。表7.1.11RS觸發(fā)器的特性表RS觸發(fā)器也可以用與非門構(gòu)成,如圖7.1.13(a)所示,其特性表和特性方程與上述相同,只是由于與非門是低電平信號起作用,所以觸發(fā)信號用、表示,電路符號如圖RS7.1.13(b)所示,圖中2個輸入端處的小圓圈“?”表示低電平觸發(fā)有效。用高電平觸發(fā)的RS觸發(fā)器的電路符號如圖7.1.11(e)所示。電路符號中有2個輸出端,
6、其中有“?”的輸出端是互補輸出。Q圖7.1.13用與非門構(gòu)成的基本RS觸發(fā)器(a)電路(b)低電平觸發(fā)的RS觸發(fā)器的電路符號7.1.2同步RS觸發(fā)器YRSQn0001111001001110輸入輸出RSQnQn100000011保持01010111置110001010清0110111不定圖7.1.12RS觸發(fā)器的狀態(tài)卡諾圖123???????21??B???????????????????????????????????????????
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 74ls279
- 74ls系列芯片名稱及解釋 74ls00
- 74hc595:led驅(qū)動芯片8位移位鎖存器
- 74ls138譯碼器中文資料.doc
- 74ls138譯碼器中文資料.doc
- 74ls74內(nèi)部結(jié)構(gòu)_引腳圖_管腳_邏輯圖(雙d觸發(fā)器)、原理圖和真值表以及波形圖分析
- 74ls194應(yīng)用功能
- 電工自主設(shè)計實驗--基于74ls74_d觸發(fā)器的四路搶答器
- 8選1數(shù)據(jù)選擇器74ls151
- 74ls161電子時鐘設(shè)計
- 74ls164中文資料
- 74ls166引腳及工作
- 鎖存器.dwg
- 74.txt
- e74
- 鎖存器.dwg
- 鎖存器.dwg
- 鎖存器.dwg
- 74.txt
- 74.rar
評論
0/150
提交評論