2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、FPGAFPGA簡介簡介一、簡介:現(xiàn)場可程式化的閘陣列(FieldProgrammableGateArray簡稱FPGA)是一種在研發(fā)現(xiàn)場可立即規(guī)劃的多功能元件;其內(nèi)部是由許多邏輯閘及正反器(FlipFlop)所組成,可依特定的需求,經(jīng)過一定程序的規(guī)劃燒錄後,變成一顆具有該功能的IC,其使用時機為:l)ASIC(ApplicationSpecificIC)原型製作。2)少量生產(chǎn)時。3)驗證系統(tǒng)的功能是否正確。目前的可程式化邏輯陣列大致上

2、可分成兩種硬體結(jié)構(gòu),一種是每顆只能燒錄一次(AntiFuse反熔絲型)的FPGA,若一不小心或規(guī)劃有問題時就無法挽回,故單位開發(fā)成本較高;另一種則是可重覆燒錄的,此種型式的FPGA一般多為SRAM(StaticRAM靜態(tài)可讀寫記憶體)Base,當重覆規(guī)劃時即可自動將先前規(guī)劃的內(nèi)容抹去,植入新的資料;另外當電源關(guān)閉時規(guī)劃的內(nèi)容也自動流失,雖然如此,SRAMBase的FPGA仍然十分受到歡迎,因為其可重覆燒錄的特性非常適合使用在實驗上。因此

3、以下即將以Xilinx公司的SRAMBaseFPGA為例,介紹FPGA的結(jié)構(gòu)與使用方法。二、FPGA結(jié)構(gòu)介紹:FPGA的內(nèi)部結(jié)構(gòu)主要可分為三個部分(如圖7.1所示)l)可組織的邏輯區(qū)塊(ConfigurableLogicBlocks簡稱CLB)2)輸入輸出區(qū)塊(IOBlocks簡稱IOB)3)可程式化交連(ProgrammableInterconnects)以下就以此三個部分做細部介紹:(FPGA內(nèi)部結(jié)構(gòu)圖)2.輸入輸出區(qū)塊(IOB):

4、IOB是做為CLB對外界的介面(如圖7.3所示),每個IOB可規(guī)劃成輸入、輸出或雙向溝通。下面是IOB可設(shè)定成的形式:(IOB內(nèi)部結(jié)構(gòu)圖)(1)當成輸入時:(i)直接輸入(DirectInput)(ii)正反器及鎖定輸入(FlipFlopContainLatch)(iii)上拉電阻輸入(PullUpResist)(2)當成輸出時:(i)直接或暫存器輸出(DirectRegisteredOutput)(ii)反向輸出(Invertered

5、Not)(iii)三態(tài)或開關(guān)輸出(TriStateOnOff)3.可程式化交連(ProgrammableInterconnects):可程式化交連是使IOB與CLB或CLB與CLB之間能互相連接在一起的媒介,在沒有規(guī)劃前都是不相連的,只有在佈線時才會依需求連接,其中主要種類可分為:切換矩陣(SwitchMatrix),交連緩衝器(InterconnectBuffer)及金屬接線(MetalResource),其個別說明如下;l)切換矩陣

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論